研究分担者 |
引地 信之 (株)SRA技術本部, 先端技術開発部, 課長(研究者)
木村 勉 豊田工業高等専門学校, 情報工学科, 助手 (80225044)
佐藤 淳 鶴岡工業高等専門学校, 電気工学科, 講師 (10235351)
塩見 彰睦 静岡大学, 情報学部, 講師 (60242921)
武内 良典 大阪大学, 基礎工学部, 講師 (70242245)
|
研究概要 |
平成8年度は,次の項目について研究を行なった. (1)ユーザ・インタフェースの試作: マイクロ・プロセッサのアーキテクチャの記述を入力するユーザ・インターフェースの試作を行なった. (2)PIの試作: アーキテクチャ情報の管理,および他のサブシステムからのアクセスを実現するためのPI(Procedual Interface)を試作した. (3)性能指標評価系の試作: 与えられたアーキテクチャのハードウェア量(ゲート数等)および性能等を予測するアルゴリズムを設計し,評価システムを試作した. (4)アーキテクチャ記述検証系の検討: アーキテクチャ記述の検証を行なうシステムの検討を行なった. (5)ハードウェア記述生成系の検討: アーキテクチャ情報を基にハードウェア記述を生成するアルゴリズムを設計し,生成システムの検討を行った. 本年度は特に上記(1),(2)および(3)を中心に研究を行い,アヘキテクチャ・モデルの記述,アーキテクチャ情報の管理,アーキテクチャ見積もりを行うシステムの試作を行った.その結果,試作したシステムを用いることにより,GUI(Graphical User Interface)を使ったシステムではアーキテクチャ入力が,PIの使用によりサブシステム間の情報交換が,また性能指標評価系ではアーキテクチャのハードウエア量,性能予測を効率良くできるようになり,マイクロプロセッサ設計の効率化の可能性が明らかとなった.
|