研究分担者 |
金子 峰雄 北陸先端科学技術大学院大学, 情報科学研究科, 教授 (00185935)
高木 茂孝 東京工業大学, 大学院・理工学研究科, 教授 (10187932)
西原 明法 東京工業大学, 教育工学開発センター, 教授 (90114884)
高窪 かをり 東海大学, 工学部, 助教授 (40282834)
石川 雅之 木更津工業高等専門学校, 電気電子工学科, 教授 (50143665)
|
研究概要 |
本研究では,アナログ・ディジタル混載システムLSIの鍵を握るアナログ回路を,回路設計からレイアウト設計までを含めた総合設計システムの構築を目的としている. レイアウトの微細化とともに,アナログ回路も高速な動作が可能となるが,一方で素子の耐圧が下がるため,高速性を享受するためには,低電源電圧動作不可欠となる.そこで,電源電圧間にトランジスタを2個しか縦積みにしない基本機能回路ブロックを提案し,その応用として,A-D変換回路を提案の回路ブロックを用いて構成し,その動作を確認している. 次に,スイッチトキャパシタ回路における最大の問題点であるクロックフィードスルーを取り除く手法について,増幅回路を例として説明し,その有効性を計算機シミュレーションにより確認している. 必要な機能を自動的に合成し,アナログ回路設計者不足を補う目的から,遺伝的アルゴリズムに基づいたアナログ回路の自動合成手法も提案し,2乗回路や3乗回路,絶対値回路などの非線形演算回路を容易に合成することができたことを確認している. 最後に,ディジタル回路から基板を介した雑音がアナログ回路の性能を劣化させる.そこで,ディジタル回路から基板を介した雑音を低減するための手法を提案し,その有効性を計算機シミュレーションにより,確認している. 以上を要するに,本研究では,計算機によるアナログ回路の統合設計環境の構築を目指し,アナログ回路の基本機能ブロックやアナログ回路の自動合成手法について検討を行った.また,アナログ・ディジタル混載LSIを実現する際に,ディジタル回路からの雑音の低減手法も併せて示した.アナログ回路設計手法からレイアウト設計への橋渡しに関しては,十分な成果が得られなかったものの,アナログ回路で必要となる基本機能を低電源電圧の下で構成することができるようになり,その他必要な機能回路もある程度自動的に合成できる見通しが得られた. 今後,レイアウト設計に関しても十分な検討を行い,これらを有機的に結びつけ,アナログ集積回路の総合設計システムを実際に構築することが課題である.
|