研究課題
基盤研究(C)
ディジタル処理回路を集積した撮像デバイスとして、主に動き推定機能と画像圧縮機能を有するイメージセンサについて以下の検討をした。○撮像面上でのA/D変換処理アルゴリズムの検討撮像デバイス内にA/D変換回路を有するため、蓄積途中の画素値情報を利用することができる。この特徴を利用し、蓄積途中の画素値を徐々にA/D変換する新しい方式を提案した。○撮像面上での動き推定アルゴリズム等の検討画素値がビット毎に時間差で判定されることを利用した、処理アルゴリズムの検討を行った。具体的には、階層的ブロックマッチング法を用いた動き推定処理やフレーム間差分に基づく動き領域抽出の方式を検討した。○動き推定機能を有するイメージセンサの試作A/D変換回路と動き推定処理回路を有するプロトタイプチップの回路およびレイアウト設計を行った。フォトダイオード回路、A/D変換用比較判定回路、D/A変換回路、ディジタルメモリ回路等を評価したところ、それぞれの回路はほぼ設計通りの動作をすることがわかった。○撮像面上での画像圧縮アルゴリズムの検討ランダムアクセス機能による時空間解像度の制御方法の検討や、フレーム間相関を利用して画像圧縮する方法を検討した。○画像圧縮機能を有するイメージセンサの試作フレーム間相関を利用して画像情報を圧縮するディジタルイメージセンサの検討を行なった。また、高速撮像が可能な列並列処理構成による回路を設計した。
すべて 2003 2002
すべて 雑誌論文 (12件)
映情学技報 27・59
ページ: 5-8
映像メディア処理シンポジウム(IMPS03) I-2.13
ページ: 45-46
ITE technical Report Vol.27, No.59
Proc. of IMPS I-2.13
映情学技報 26・42
ページ: 59-62
映像メディア処理シンポジウム(IMPS2002) I-2.21
ページ: 73-74
第6回システムLSI琵琶湖ワークショップ
2002映像情報メディア学会年次大会 20.8
ITE Technical Report Vol.26, No.42
Proc. of IMPS2002 I-2.21
Proc. of system LSI Workshop in Biwako
Proc. of ITE annual conference 20-8
ページ: 2