研究課題
次世代省電力マイクロプロセッサの実現に向けて、次の成果を得た。(1)ベースとなるマイクロプロセッサのサイクルレベルシミュレータを、チップマルチプロセッサ方式とクラスタ型スーパスカラ方式の2種類について詳細化し、評価した。(2)チップマルチプロセッサにおける共有キャッシュ方式について提案し、シミュレーション評価によってその有効性を検証した。(3)オブジェクト指向言語を想定した投機処理方式について提案し、シミュレーション評価によってその有効性を検証した。(4)スーパスカラプロセッサにおける実行方式について新しくツインテール方式を提案し、シミュレーション評価によってその有効性を検証した。(5)省電力バス方式の評価を進め、最適なバス構成を求める方法を示した。(6)省電力のOS支援方式を新たに提案し、シミュレーション評価によってその有効性を示した。(7)プロセッサにおいて命令流とデータ流を最適化する逆dualflow方式を提案し、初期評価を行った。これら以外に、省電力と高性能化についてのアーキテクチャ・ソフトウェア手法について検討を行い、基礎データを得た。これらについては、継続して平成18年度に新方式の提案・評価を行う
すべて 2006 2005
すべて 雑誌論文 (6件)
情報処理学会論文誌コンピューティングシステム Vol.47, No.SIG3
ページ: 1234-1241
IEEE International Conference on Computer Design Vol.2005
ページ: 342-347
電子情報通信学会論文誌 Vol.J88-A, No.12
ページ: 1497-1505
情報処理学会誌 Vol.46, No.10
ページ: 1100-1103
ページ: 1104-1110
IEEE Symp.on Low-Power and High-Speed Chips VIII
ページ: 473-482