研究課題
基盤研究(A)
本研究では、10年後の1億ゲートLSIの設計と実装問題を解決するために、SiS(システム・イン・シリコン)アーキテクチャの設計から、回路・デバイス、物理設計、実装までの方法論を確立し、SiS上でシステムの統合化を図り、従来のSoC(システム・オン・チップ)やSiP(システム・イン・パッケージ)で実現されている方法に比べて、LSI開発期間を1/5に、製造コストを1/10に、消費電力を1/10に削減できる基盤技術を開発した。具体的には(1)大規模システム設計方法の研究、(2)大規模LSI自動設計技術の研究開発、(3)大規模回路の性能と機能を保証する高位レベル検証技術を取り組み、超大規模回路を低消費電力化と大容量通信で実現し、設計コストと製造コストを飛躍的に削減する方法を開発した。
すべて 2011 2010 2009 2008 その他
すべて 雑誌論文 (24件) (うち査読あり 24件) 学会発表 (148件) 備考 (1件)
IEICE Electron.Express Vol.7,No.17
ページ: 1283-1289
IEICE Trans. Vol.E93-A,No.12
ページ: 2551-2559
IEICE Transactions on Information and System VOL.E93-D,NO.10
ページ: 2728-2736
The Journal of the Institute of Image Electronics Engineers of Japan Vol.39,No.5
ページ: 682-691
ページ: 663-671
ページ: 672-691
IPSJ Transactions on System LSI Design Methodology Vol.3,No.2
ページ: 303-313
IPSJ Transaction on System LSI Design Methodology Vol.3
ページ: 292-302
IEICE Transactions on Fundamentals Vol.E93-A,No.8
ページ: 1425-1433
IEICE Transactions on Information and System VOL.E93-D,NO.7
ページ: 1737-1744
情報処理 Vo.51,No.7
ページ: 837-845
IEICE Trans.Electronics E93-C,No.3
IEICE Trans.Fundamentals Vol.E93-C,No.3
IEICE Trans.Fundamentals Vol.E92-A,No.12
ページ: 3203-3210
IEICE Trans.Fundamentals Vol.E92-A,No.8
ページ: 1978-1985
IEICE Trans.Fundamentals Vol.E92-A,No.4
ページ: 1072-1079
IEICE Special Section on VLSI Design and CAD Algorithms Vol.E91-A,No.12
ページ: 3622-3629
IEICE Trans.Fundamentals Vol.E91-A,No.10
ページ: 2954-2962
ページ: 2945-2953
IEICE Transaction on Electronics Vol.E91-C,No.4
ページ: 440-448
IEICE Tran.Fundamentals Vol.E91-A,No.4
ページ: 971-977
IEICE Trans.Fundamentals Vol.E91-A,No.4
ページ: 1015-1022
IPSJ Transactions on System LSI Design Methodology Vol.49,No.4
ページ: 1234-1241
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Special Section on Advanced Technologies Emerging from the 21st Workshop on Circuits and Systems in Karuizawa
http://www.f.waseda.jp/goto/