• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 課題ページに戻る

2012 年度 研究成果報告書

耐遅延変動特性を強化した一般同期回路設計法の確立

研究課題

  • PDF
研究課題/領域番号 21300012
研究種目

基盤研究(B)

配分区分補助金
応募区分一般
研究分野 計算機システム・ネットワーク
研究機関東京工業大学 (2012)
大阪大学 (2009-2011)

研究代表者

高橋 篤司  東京工業大学, 大学院・理工学研究科, 准教授 (30236260)

研究期間 (年度) 2009 – 2012
キーワードVLSI設計技術 / 同期回路 / 耐遅延変動特性 / 遅延エラー検出回復方式 / 可変 レイテンシ回路
研究概要

性能とともに信頼性を従来よりも格段に向上させた集積回路を設計,製造するための設計方法論を確立することを目的とし,回路の遅延分布をできる限り精度を保ちつつ,より高速に得るための遅延分布見積もり手法を開発するとともに,遅延エラー検出回復方式に基づき様々な回路の可変レイテンシ化した場合の性能および性能向上率などを評価することで,高性能高信頼性集積回路を効率良く実現するための指針を得た.

  • 研究成果

    (11件)

すべて 2013 2012 2011 2010 2009

すべて 雑誌論文 (5件) (うち査読あり 3件) 学会発表 (6件)

  • [雑誌論文] 遅延ばらつき適応回路:遅延ばらつき状況下の高性能回路2012

    • 著者名/発表者名
      高橋篤司
    • 雑誌名

      第25回回路とシステムワークショップ論文集

      巻: 25 ページ: 184-189

  • [雑誌論文] Performance Evaluation of Various Configuration of Adder in Variable Latency Circuits with ErrorDetection/Correction Mechanism、Proc.2012

    • 著者名/発表者名
      Kenta Ando、Atsushi Takahashi
    • 雑誌名

      the 17th Workshop on Synthesis AndSystem Integration of Mixed Information technologies

      巻: 17巻 ページ: 549-554

    • 査読あり
  • [雑誌論文] エラー検出回復方式回路の回路構成と性能に関するシミュレーション評価2010

    • 著者名/発表者名
      井上雅文、右近祐太、高橋篤司、谷口研二
    • 雑誌名

      DAシンポジウム2010論文集

      巻: 2010巻 ページ: 123-128

    • 査読あり
  • [雑誌論文] New designmethodologies for synchronous circuits2009

    • 著者名/発表者名
      Atsushi Takahashi
    • 雑誌名

      Special Papers of IEEJ the2009 International Analog VLSI Workshop

      巻: I2巻 ページ: 1-4

  • [雑誌論文] 入力ベクトルの適切な選択によるピーク電力高速見積り手法2009

    • 著者名/発表者名
      高橋伸嘉、富岡洋一、小平行秀、高橋篤司
    • 雑誌名

      DAシンポジウム2009論文集

      ページ: 13-18

    • 査読あり
  • [学会発表] エラー検出回復方式を用いた可変レイテンシ回路のための高速な性能見積もり手法2013

    • 著者名/発表者名
      安藤健太、高橋篤司
    • 学会等名
      システムLSI設計技術研究会
    • 発表場所
      対馬市交流センター(長崎県)
    • 年月日
      20130310-0314
  • [学会発表] 遅延ばらつき適応回路:遅延ばらつき状況下の高性能回路2012

    • 著者名/発表者名
      高橋篤司
    • 学会等名
      第25回回路とシステムワーク
    • 発表場所
      淡路夢舞台国際会議場(兵庫県)
    • 年月日
      20120730-0731
  • [学会発表] Performance Evaluation of Various Configuration of Adder in VariableLatency Circuits with ErrorDetection/Correction Mechanism2012

    • 著者名/発表者名
      Kenta Ando、Atsushi Takahashi
    • 学会等名
      the17th Workshop on Synthesis And SystemIntegration of Mixed Information technologies
    • 発表場所
      ビーコンプラザ(大分県)
    • 年月日
      20120308-0309
  • [学会発表] Adaptive Computing Oriented Circuit Synthesis2011

    • 著者名/発表者名
      Atsushi Takahashi
    • 学会等名
      Ambient GCOE International Workshop onSystem LSI
    • 発表場所
      北九州学術研究都市会議場(福岡県)
    • 年月日
      2011-11-25
  • [学会発表] Newdesign methodologies for synchronous circuits2009

    • 著者名/発表者名
      Atsushi Takahashi
    • 学会等名
      IEEJ the 2009 International Analog VLSI Workshop
    • 発表場所
      インペリアルマエ ピンホテル(タイ)
    • 年月日
      20091118-1120
  • [学会発表] RecentAdvances in Routing Control Technology2009

    • 著者名/発表者名
      Atsushi Takahashi
    • 学会等名
      Japan-Taiwan SemiconductorElectronic Design Automation (EDA)Science and Technology Symposium
    • 発表場所
      クラウンパレス北九州(福岡県)
    • 年月日
      20090903-20090905

URL: 

公開日: 2014-08-29  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi