研究課題
基盤研究(C)
VLSI が低電圧化・高速化・微細化するにつれ,ノイズによるVLSIの誤動作が問題となっている.本研究ではデータ信号線に発生するノイズに耐性のあるフリップフロップの開発を行った.開発した回路は付加信号を必要とせず,また既存回路と互換性・整合性のある回路構造であることから,従来設計の回路と混在が可能である.更に開発した回路機能をデータ信号の遅延時間の増加・減少の検知に拡張し,信号遅延の訂正に応用できることを明らかにした.
すべて 2012 2011 2009
すべて 雑誌論文 (5件) (うち査読あり 5件) 学会発表 (2件) 産業財産権 (1件)
Proc. 21st Asian Test Symposium
ページ: 119-124
Information Technology Letters
ページ: 39-44
ページ: 75-80
Proc. IEEE European Test Symposium
ページ: 217
ページ: 211-216