• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 課題ページに戻る

2012 年度 実施状況報告書

レイアウト情報を用いたSOC市場不良率予測の高精度化手法に関する研究

研究課題

研究課題/領域番号 23500063
研究機関首都大学東京

研究代表者

岩崎 一彦  首都大学東京, システムデザイン研究科, 教授 (40232649)

研究分担者 新井 雅之  首都大学東京, システムデザイン研究科, 助教 (10336521)
キーワード集積回路 / 市場不良率 / VLSIテスト / レイアウト情報 / 故障カバレージ / TMR
研究概要

集積回路の市場不良率を高精度に見積もるための一手法として,レイアウト情報を用いた故障カバレージの算出法について研究を進めた.対象とした回路は以下に示す8個のISCASベンチマーク回路であり,そのネットリストに対し論理合成とレイアウト設計(NANGATEライブラリ)を実施した:c880(114ゲート),c1355(227ゲート),c1908(198ゲート),c2670(377ゲート),c3540(464ゲート),c5315(663ゲート),c6288(1844ゲート),c7552(857ゲート).これらの回路に対してATPGツール(TetraMAX)を用い縮退故障用のテストパターンを生成した.このツールでは,対象故障としてネットリスト上の故障を用いている.本研究では,回路のレイアウト情報から対象とするブリッジ故障およびオープン故障に発生しやすさを考慮した重みを付加した.この故障モデルに基づく故障カバレージの計算手法を提案した.上記で得られたATPGパターンを削減するアルゴリズムを考案した.その結果,上記ベンチマーク回路に対して,例えば故障カバレージ95%を達成するテストパターンを従来と比較して1/10~1/2程度へ,99%の場合1/20~1/5程度へ削減できることを示した.テストパターン数の削減はテストコスト削減に直結し産業的なインパクトも大きい.また,配線が中間電位となる場合についても故障モデルを提案し,その解析を実行した.
歩留り早期改善のためにTMR(3重冗長化)を用いる手法に関して提案し評価を進めてきた.論文を執筆し現在査読中である.

現在までの達成度 (区分)
現在までの達成度 (区分)

2: おおむね順調に進展している

理由

本研究の1年目では,ISCASベンチマーク回路のうちc17(6ゲート)およびc432(オリジナル160ゲート,NANGATEライブラリ108ゲート)という小さい回路について検討した.2年目となる24年度には,前述のように100ゲート~1800ゲート規模を対象として研究を進めた.また,オープン故障によって配線部分が中間電位となる場合についても故障モデルを提案し,その解析を実行した.

今後の研究の推進方策

3年目となる25年度においては,さらに大きなベンチマーク回路を対象とする.既に,数万ゲート級のマイクロプロセッサに対するネットリストを入手済みである.これをNANGATEライブラリで論理合成およびレイアウト設計を実施する予定である.テストパターン数が従来法と比較して1/20~1/10程度に削減できることを期待している.さらに,従来のATPGパターンを基にテストパターンを削減することも重要であるが,レイアウト情報に基づいてテストパターンを生成する手法にていも検討を進める予定である

次年度の研究費の使用計画

半導体データベースの整備,論文別刷代金,学会参加費および旅費に使用する予定である.

  • 研究成果

    (6件)

すべて 2013 その他

すべて 雑誌論文 (1件) (うち査読あり 1件) 学会発表 (5件) (うち招待講演 1件)

  • [雑誌論文] Checkpoint Time Arrangement Rotaion in Hybrid State Saving with a2013

    • 著者名/発表者名
      R. Suzuki, M. Ohara, M. Arai, S. Fukumoto, and K. Iwasaki
    • 雑誌名

      IEIEC Trans. Inf.&Syst.

      巻: E96-D ページ: 141-145

    • DOI

      10.1587/transinf.E96.D.141

    • 査読あり
  • [学会発表] VLSIのテストと市場不良率

    • 著者名/発表者名
      岩崎一彦
    • 学会等名
      IEEE Reliability Seminar
    • 発表場所
      東京
    • 招待講演
  • [学会発表] レイアウトを考慮したブリッジ/オープン故障カバレージの高精度見積法

    • 著者名/発表者名
      新井雅之, 清水貴弘, 岩崎一彦
    • 学会等名
      電子情報通信学会ディペンダブルコンピューティング研究会
    • 発表場所
      東京
  • [学会発表] Note on Layout-Aware Weighted Probabilistic Bridge Fault Coverage

    • 著者名/発表者名
      M. Arai, Y. Shimizu, and K. Iwasaki
    • 学会等名
      Asian Test Symposium
    • 発表場所
      Niigata City
  • [学会発表] クリティカルエリア解析に基づく故障カバレージ見積りに関する一考察

    • 著者名/発表者名
      清水貴弘, 新井雅之, 岩崎一彦
    • 学会等名
      電子情報通信学会ディペンダブルコンピューティング研究会
    • 発表場所
      東京
  • [学会発表] LSIのオープン欠陥クリティカルエリアに関する一検討

    • 著者名/発表者名
      中山裕太, 清水貴弘, 新井雅之, 岩崎一彦
    • 学会等名
      電子情報通信学会総合大会
    • 発表場所
      岐阜市

URL: 

公開日: 2014-07-24  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi