研究課題/領域番号 |
26420304
|
研究機関 | 岐阜大学 |
研究代表者 |
中村 誠 岐阜大学, 工学部, 教授 (10708605)
|
研究期間 (年度) |
2014-04-01 – 2017-03-31
|
キーワード | 光パケット伝送 / 光受信回路 / ディジタル制御 |
研究実績の概要 |
光パケット伝送では効率的な情報伝送のために情報を”パケット”として扱うが、伝送効率を改善するために、光受信回路のパケット応答の高速化が重要である。 本研究では、受信回路のディジタル制御による高速切替を実現するために、利得制御と波形等化の多値制御のための回路構成法とディジタル制御方法の基本検討を回路シミュレーションにより行った。具体的には、利得制御と波形等化(歪補償)を実現する基本回路について、①高速利得可変のディジタル制御方法、②高速波形等化(歪補償)のディジタル制御方法、③信号レベル検出を含むディジタル制御シーケンスの基本設計を行った。 ①の高速利得可変については、複数の固定利得をディジタル的に切り替える構成について検討し、その高速応答性を検証した。また、②の高速波形等化(歪補償)については、複数の固定補償回路を切り替える構成について検討し、その高速応答性を検証した。③については、これら多値利得切替ならびに多値波形等化を組み合わせた場合について、効果的な切替方法を理論的に検討し、高速応答可能な制御シーケンスの考案を行った。さらに、これら多値切替は受信した信号レベルにより切り替える必要があるが、高速応答を実現するためには、信号レベルの高速検出が重要である。高速応答可能な信号レベル検出回路を考案し、回路シミュレーションにより従来比1/3の高速応答が可能な見通しを得ることができた。これらを組み合わせることにより、目標である従来比1/10の高速化の見通しを得た。 これらの成果の一部をまとめ、学会発表を行った。今後、さらにデータ取得を行い発表を行っていく予定である。
|
現在までの達成度 (区分) |
現在までの達成度 (区分)
2: おおむね順調に進展している
理由
当初計画では平成26年度は、スタートアップの位置付けで基本回路シミュレーションによる機能検証を目標としており、計画にあげた検討項目をほぼ実施し、翌年度の検討項目の準備をすることができた。 具体的には、1.高速利得可変のディジタル制御方法、2.高速波形等化(歪補償)のディジタル制御方法、3.信号レベル検出を含むディジタル制御シーケンスについて、基本検討・設計を行った。特に、高速利得可変の利得切替の多値化とその制御方法、ならびに歪補償制御の多値化とその制御方法について理論的な考察と回路シミュレーションによる検証をおこなうことができた。
|
今後の研究の推進方策 |
平成26年度に基本検討を行った高速利得制御、高速波形等化制御技術について、基本動作検証のための回路設計、基本特性データ取得、ならびにディジタル制御シーケンスの基本設計を行う。 さらに、得られた結果をもとに詳細な動作検証のための回路設計、特性データ取得、ディジタル制御シーケンスの高機能化を行う。 動作検証のために、検討回路を回路シミュレータを用いて集積回路(IC)を設計し、IC試作を行い基本特性データを取得する。また、ディジタル制御シーケンスの検証には、FPGA(書換可能論理LSI)を前提としたシミュレーションにより基本設計を行い、FPGAを用い基本制御機能の動作検証データの取得を行う。
|