• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2017 Fiscal Year Annual Research Report

Novel Information Processing Architectures for Coarse-Grained Devices

Planned Research

Project AreaMolecular Architectonics: Orchestration of Single Molecules for Novel Function
Project/Area Number 25110015
Research InstitutionHokkaido University

Principal Investigator

浅井 哲也  北海道大学, 情報科学研究科, 教授 (00312380)

Co-Investigator(Kenkyū-buntansha) 大矢 剛嗣  横浜国立大学, 大学院工学研究院, 准教授 (30432066)
Project Period (FY) 2013-06-28 – 2018-03-31
Keywords粗粒素子 / ゆらぎ / 分子ネットワーク / リザーバ計算 / コンシステンシ / セルオートマトン
Outline of Annual Research Achievements

分子ネットワークのゆらぎを利活用する脳型計算アルゴリズムおよび粗粒素子を用いたアルゴリズム実行のためのアーキテクチャの開拓を行ってきた。これまで、個々の粗粒素子のバラツキは大きくても、その集団によりバラツキをキャンセルまたは利用できるようになる仕組みを中心に考えてきたが、最終年度より、粗粒素子の集団のバラツキは制御せず、外側の機構において粗粒素子集団のバラツキの特性を活かした機械学習を行うことで機能を発現させる、という考えを導入した。そのためにまず、神経素子に類似したスパイクを発生する分子ネットワークのセルオートマトンモデルを構築した。このモデルはターゲットとする分子ネットワークの重要な性質(スパイク生成、およびNDR特性)をうまく再現する。このモデルのダイナミクスを用いて「リザーバ計算」と呼ばれる脳型計算アルゴリズムの一つに着目して時系列の学習評価を行ったところ、リザーバ計算の評価において一般的に用いられる時系列データセット(時間依存性のある時系列データ)を高い精度で学習できることが明かになり、リザーバ計算の有効性が確認できた。この計算を現実の系で再現するためには、リザーバ計算の初期値依存性とダイナミクス再現性の問題を解決する必要がある。つまり、リザーバ計算のために高い精度で各試行毎に同じ複雑ダイナミクスを生成する必要があった。この問題に対し、コンシステンシと呼ばれる非線形現象を利用して、各試行毎に外部から同じ雑音を印加することで、リザーバの初期値に依存せずに同じ複雑ダイナミクスを生成できることが明らかになった。以上より、複雑分子ネットワークの構造・ダイナミクスを生かした脳型計算機アーキテクチャのプロトタイプが構築できた。

Research Progress Status

29年度が最終年度であるため、記入しない。

Strategy for Future Research Activity

29年度が最終年度であるため、記入しない。

  • Research Products

    (20 results)

All 2018 2017

All Journal Article (9 results) (of which Int'l Joint Research: 2 results,  Peer Reviewed: 7 results,  Open Access: 2 results) Presentation (11 results) (of which Int'l Joint Research: 4 results,  Invited: 11 results)

  • [Journal Article] BRein memory: a single-chip binary/ternary reconfigurable in-memory deep neural network accelerator achieving 1.4TOPS at 0.6W2018

    • Author(s)
      Ando K., Ueyoshi K., Orimo K., Yonekawa H., Sato S., Nakahara H., Takamaeda-Yamazaki S., Ikebe M., Asai T., Kuroda T., and Motomura M.
    • Journal Title

      IEEE J. Solid-State Circuits

      Volume: 53 Pages: 983-994

    • DOI

      10.1109/JSSC.2017.2778702

    • Peer Reviewed
  • [Journal Article] Proto-computing architecture over a digital medium aiming at real-time video processing2018

    • Author(s)
      Tanibata A., Schmid A., Takamaeda-Yamazaki S., Ikebe M., Motomura M., and Asai T.
    • Journal Title

      Complexity

      Volume: 2018 Pages: 3618621

    • DOI

      10.1155/2018/3618621

    • Peer Reviewed / Open Access / Int'l Joint Research
  • [Journal Article] (招待論文)ディープラーニングチップとAI計算2018

    • Author(s)
      百瀬 啓, 浅井 哲也
    • Journal Title

      人工知能学会誌

      Volume: 33 Pages: 23-30

    • Peer Reviewed
  • [Journal Article] (招待論文)人工知能のシンギュラリティ到達を加速する情報科学とものづくりの融合研究にむけて2017

    • Author(s)
      浅井 哲也
    • Journal Title

      超精密

      Volume: 23 Pages: 4-7

  • [Journal Article] 6-DoF camera position and posture estimation based on local patches of image sequence2017

    • Author(s)
      Tsuji T., Ikebe M., Takamaeda-Yamazaki S., Motomura M., and Asai T.
    • Journal Title

      J. Signal Processing

      Volume: 21 Pages: 191-194

    • DOI

      10.2299/jsp.21.191

    • Peer Reviewed
  • [Journal Article] A multithreaded CGRA for convolutional neural network processing2017

    • Author(s)
      Ando K., Takamaeda-Yamazaki S., Ikebe M., Asai T., and Motomura M.
    • Journal Title

      Circuits Syst.

      Volume: 8 Pages: 149-170

    • DOI

      10.4236/cs.2017.86010

  • [Journal Article] An energy-efficient dynamic branch predictor with a two-clock-cycle naive Bayes classifier for pipelined RISC microprocessors2017

    • Author(s)
      Hida I., Takamaeda-Yamazaki S., Ikebe M., Motomura M., and Asai T.
    • Journal Title

      NOLTA

      Volume: E8N Pages: 235-245

    • DOI

      10.1587/nolta.8.235

    • Peer Reviewed / Open Access
  • [Journal Article] A high performance and energy efficient microprocessor with a novel restricted dynamically reconfigurable accelerator2017

    • Author(s)
      Hida I., Takamaeda-Yamazaki S., Ikebe M., Motomura M., and Asai T.
    • Journal Title

      Circuits Syst.

      Volume: 8 Pages: 134-147

    • DOI

      10.4236/cs.2017.85009

    • Peer Reviewed
  • [Journal Article] Error tolerance analysis of deep learning hardware using restricted Boltzmann machine towards low-power memory implementation2017

    • Author(s)
      Marukame T., Ueyoshi K., Asai T., Motomura M., Schmid A., Suzuki M., Higashi Y., and Mitani Y.
    • Journal Title

      IEEE Trans. Circuits Syst. II

      Volume: 64 Pages: 462-466

    • DOI

      10.1109/TCSII.2016.2585675

    • Peer Reviewed / Int'l Joint Research
  • [Presentation] Brain-morphic AI hardware evolved from integration of information science and manufacturing technologies2018

    • Author(s)
      Asai T.
    • Organizer
      2018 Symposia on VLSI Technology Short Course
    • Int'l Joint Research / Invited
  • [Presentation] Unconventional AI and neuromorphic computing driven by emerging devices and materials2018

    • Author(s)
      Asai T.
    • Organizer
      2018 IEEE Silicon Nanoelectronics Workshop
    • Int'l Joint Research / Invited
  • [Presentation] アナログ型抵抗変化ニューロデバイス・システムのソフト・ハード一体型研究開発2018

    • Author(s)
      秋永 広幸, 島 久, 内藤 泰久, 浅井 哲也
    • Organizer
      電子情報通信学会集積回路研究会
    • Invited
  • [Presentation] ニューロモルフィックハードウェアの過去と現在および可能性のある未来像2018

    • Author(s)
      浅井 哲也
    • Organizer
      第65回応用物理学会春季講演会シンポジウム「ニューロモルフィックハードウェアとはどんなものだろうか」
    • Invited
  • [Presentation] AI hard- and soft- synchronized developments2018

    • Author(s)
      Akinaga H. and Asai T.
    • Organizer
      The 3rd Workshop on Bio-Inspired Energy-Efficient Information Systems
    • Invited
  • [Presentation] 三次元ニューラルネットワークデバイスの実現に向けた材料・デバイス・回路技術2017

    • Author(s)
      浅井 哲也
    • Organizer
      東北大学電気通信研究所「新規固体デバイス・回路を用いた脳型コンピューティングに関する研究」共同プロジェクト研究会
    • Invited
  • [Presentation] Emerging research architectures for brain-morphic AI2017

    • Author(s)
      Asai T.
    • Organizer
      SNU-HU 2017 International Workshop on New Frontiers in Convergence Science and Technology
    • Int'l Joint Research / Invited
  • [Presentation] More-than-Neumann and beyond-Neumann architectures2017

    • Author(s)
      Asai T.
    • Organizer
      International Conference on Solid State Devices and Materials
    • Int'l Joint Research / Invited
  • [Presentation] 情報科学とデバイス・ものづくり融合研究による人工知能のシンギュラリティ到達加速2017

    • Author(s)
      浅井 哲也
    • Organizer
      富士通研究所専門技術講座
    • Invited
  • [Presentation] AIのハードウェア:イントロダクション2017

    • Author(s)
      浅井 哲也
    • Organizer
      日本学術振興会151委員会研究会
    • Invited
  • [Presentation] 情報科学とデバイス・ものづくり融合研究による人工知能のシンギュラリティ到達加速2017

    • Author(s)
      浅井 哲也
    • Organizer
      JSTセミナー「革新的コンピューティングに資する新探求アーキテクチャ」
    • Invited

URL: 

Published: 2018-12-17  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi