2002 Fiscal Year Annual Research Report
システムオンチップのテストスケジューリングとテストアクセス機構
Project/Area Number |
01F00735
|
Research Institution | Nara Institute of Science and Technology |
Principal Investigator |
藤原 秀雄 奈良先端科学技術大学院大学, 情報科学研究科, 教授
|
Co-Investigator(Kenkyū-buntansha) |
LARSSON Erik Karl Axel 奈良先端科学技術大学院大学, 情報科学研究科, 外国人特別研究員
|
Keywords | システムオンチップのテスト / テストアーキテクチャ / テストアクセス機構 / テスト容易化設計 / 低消費電力 / ナップザック問題 |
Research Abstract |
来日以来、精力的に研究打ち合わせを行い、システムオンチップのテストアクセス機構の研究およびその最適なテストスケジューリング法に関する研究を行った。 主な研究成果は、(1)低消費電力の下でのテストアクセス機構のスケジューリング法の研究、(2)コアベース設計に対する効率の良いテストソリューションの研究、(3)先取りと再構成可能なラッパーを用いた最適なテストアクセススケジューリング法の研究、(4)システムオンチップ設計のためのテスト資源分割と最適化に関する研究、である。 研究過程で次々と新しいアイディアが出され、それらを奈良先端科学技術大学院大学・情報科学研究科の技術報告NAIST Technical Report(2件)、IEEE主催の国際会議(Asian Test Symposium, European Test Workshop, Workshop on RTL and High Level Testing)(3件)、電子情報通信学会フォールトトレラントシステム研究会(1件)、に既に発表済みであり、さらに国際会議(VTS'03)に投稿した論文は採択され、2003年5月にアメリカで発表予定である。さらにこれまでに国際会議に発表した論文3編を、国際的に権威のあるIEEEの学術雑誌IEEE Trans. on Computers, IEEE Trans. on CAD, IEEE Trahs. on VLSI Systems、に投稿した。
|
-
[Publications] Erik Larsson: "Power Constrained Preemptive TAM Scheduling"Digest of 7th IEEE European Test Workshop. 411-416 (2002)
-
[Publications] Erik Larsson: "Integrated Test Scheduling, Test Parallelization and TAM Disign"Proc. of IEEE the 11th Asian Test Symposium. 397-404 (2002)
-
[Publications] Erik Larsson: "Optimal Test Access Mechanism Scheduling using Preemption and Reconfigurable Wrappers"Digest of Papers, IEEE 3rd Workshop on RTL and High Level Testing. 6-11 (2002)
-
[Publications] Erik Larsson: "Efficient Test Solutions for Core-based Designs"Proc. 21st IEEE VLSI Test Symposium. (in press). (2003)