• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2004 Fiscal Year Annual Research Report

アナログ・ディジタル混載システムにおけるディジタル基板雑音の低減に関する研究

Research Project

Project/Area Number 14350195
Research InstitutionTokyo Institute of Technology

Principal Investigator

高木 茂孝  東京工業大学, 大学院・理工学研究科, 教授 (10187932)

Co-Investigator(Kenkyū-buntansha) 藤井 信生  東京工業大学, 大学院・理工学研究科, 教授 (00016601)
和田 和千  豊橋技術科学大学, 情報工学系, 講師 (00302943)
佐藤 隆英  東京工業大学, 大学院・理工学研究科, 助手 (10345390)
Keywordsシステムオンチップ / ディジタル基板雑音 / 自動制御
Research Abstract

近年,システムオンチップに関する研究が盛んになっており,高性能でかつ柔軟性に富むシステムとして,アナログ・ディジタル混載システムが注目されている.しかし,アナログ回路とディジタル回路とを同一チップ上に実現した場合,ディジタル回路の動作を決めるクロック信号などが基板を介してアナログ回路に混入し,アナログ回路の特性を劣化させるという問題がある.このアナログ回路に混入したクロック信号などはディジタル基板雑音と呼ばれており,従来は,ディジタル基板雑音を取り除くめに,アナログ回路を導体で囲む方法が取られていた.しかし,基板の深部からのディジタル基板雑音に関しては効果が低いことが知られていた.
本研究では,基板の深部からのディジタル基板雑音も取り除くため,ディジタル基板雑音を検知し,この雑音の位相を反転した信号を生成し,ディジタル基板雑音を打ち消す手法について検討を行った.ディジタル基板雑音を打ち消すための回路の最適な利得はディジタル基板雑音源の位置やプロセスの特性が予め分かっていれば決定することができるが,実際には主たるディジタル基板雑音源は時々刻々変化し,またプロセスの特性もチップ作成毎に変化する.そこで,これらの変化に適応して自動的にディジタル雑音を打ち消すための回路の利得を制御する手法を提案した.この手法を適用した場合を計算機シミュレーションにより解析し,ディジタル基板雑音源の位置やプロセスの特性の変化に追随し,利得が自動的に制御でき,ディジタル基板雑音の低減に有効であることを確認した.
これまでの研究成果を基づけばアナログ・ディジタル混載システムにおいてディジタル基板雑音を十分に低減できることがシミュレーションにより示すことができた.今後の課題として,これまでの研究成果に基づき,実際に集積回路を作成し,提案手法の有効性を実証する必要がある

  • Research Products

    (5 results)

All 2005 2004

All Journal Article (5 results)

  • [Journal Article] Active Shield Circuit for Digital Noise Suppression in Mixed-Signal Integrated Circuits2005

    • Author(s)
      N.R.Agung, S.Takagi, K.Wada
    • Journal Title

      IEICE Transaction on Fundamentals Vol.E88-A, No.2

      Pages: 438-443

  • [Journal Article] Design Optimization of Active Shield Circuits for Digital Noise Suppression Based on Average Noise Evaluation2005

    • Author(s)
      N.R.Agung, H.Suzuki, K.Wada, S.Takagi
    • Journal Title

      IEICE Transaction on Fundamentals Vol.E88-A, No.2

      Pages: 444-450

  • [Journal Article] Design of Active Shield Circuit with Automatic Tuning Scheme to Compensate Process Variation2005

    • Author(s)
      N.R.Agung, S.Takagi
    • Journal Title

      IEICE Transaction on Electronics Vol.E88-C, No.6

  • [Journal Article] 基板雑音の平均量を提言するためのアクティブキャンセルとガードバンドの形状2004

    • Author(s)
      鈴木寛人, ニコデムス・レディアン・アグン, 和田和千, 高木茂孝
    • Journal Title

      電気学会研究会資料 ECT-04-56

      Pages: 51-56

  • [Journal Article] Active Shield Circuit with Automatic Control Scheme to Compensate Process Variation2004

    • Author(s)
      N.R.Agung, S.Takagi
    • Journal Title

      電気学会研究会資料 ECT-04-104

      Pages: 29-34

URL: 

Published: 2006-07-12   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi