2003 Fiscal Year Annual Research Report
Project/Area Number |
15656086
|
Research Institution | University of Yamanashi |
Principal Investigator |
加藤 初弘 山梨大学, 大学院・医学工学総合研究部, 助教授 (00270174)
|
Keywords | 集積回路 / 線虫 / 神経 / LSI |
Research Abstract |
本研究は,線虫の神経回路網を模したCMOS集積回路システムの設計・試作・評価を3年計画で行うものである.初年度に当たる本年度は,集積回路設計を行うための環境の整備と線虫の神経回路網の結合情報をデータベースにまとめることにある. 集積回路設計のための環境として,VDEC(大規模集積システム設計教育研究センター)が提供しているシステムをワークステーション上に搭載した.また,集積回路の試作ルーチンを立ち上げ確立するために,小規模の試作チップを作成した.これにより集積回路の,設計・試作のラインが完成し,神経回路自体をモデルとする集積回路チップを試作する準備が整った.現在は,評価体制の確立を目指して基礎検討を行っている段階である. 集積回路システムに搭載する機能を決定するために,線虫の神経回路をモデル化しデータベースにまとめる作業を行った.線虫に関するデータベースとして既存のものが存在するが,集積回路への実装を意識したものなのでデータの処理方法にCMOS回路との整合性を持たす工夫を行っている.データベース化が完成したことで,線虫の神経回路が行う処理を検討することが可能になった.現在,線虫の典型的な反応経路に関する解析を進行している. 次の段階として,集積回路システムの具体的な設計作業を進め,プロトタイプの試作を行うことを目標として研究を進めている.
|