2015 Fiscal Year Annual Research Report
脳神経電位の網羅的超多チャネル計測に向けた次世代アナログ圧縮センシングチップ
Project/Area Number |
15H05525
|
Research Institution | Toyohashi University of Technology |
Principal Investigator |
秋田 一平 豊橋技術科学大学, 工学(系)研究科(研究院), 助教 (10612385)
|
Project Period (FY) |
2015-04-01 – 2019-03-31
|
Keywords | アナログ・デジタル集積回路設計 |
Outline of Annual Research Achievements |
本研究は、脳・機械接続(BMI)のための完全埋込みせん寝具チップの低消費電力化を、新規カイロ技術の創出を以って達成することを目的としている。特に、その手段として圧縮センシング(Compressed Sensing: CS)理論をLSI化の検討を行っており、平成27年度は主に下記について実施した。 1,CS理論のハードウェア化(LSI化)する上で、適切なアーキテクチャとして時間ドメインアナログ信号処理を新たに提案 2,CSエンコーダのフロントエンドに使用されるアナログ回路の基盤技術として低雑音増幅器の提案・実証 3,LSIのフレキシブル材料への実装技術の検討 4,チップ間・チップ内通信を行う際の低消費電力化のためのデータ変換アルゴリズムの開発
|
Current Status of Research Progress |
Current Status of Research Progress
2: Research has progressed on the whole more than it was originally planned.
Reason
本研究目的達成のための要素技術開発として、当初予定していた(1)多チャンネルアナログフロントエンド技術、(2)時間ドメインCSエンコーダアーキテクチャの提案、(3)融合実装技術の検討、それぞれに着手し着実に実施・成果創出ができているため
|
Strategy for Future Research Activity |
今後も引き続き各種要素技術開発を進めるとともに、統合に向けた検討を具体化していく。また、提案している新規アーキテクチャの優位性について、より理論的に性能見積り出来るよう解析を進め、設計手法を一般化・体系化することを試みることで有用性を明らかにする。
|
Research Products
(9 results)