• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2009 Fiscal Year Final Research Report

A study on high-performance and reliable networks with dynamic communication prediction

Research Project

  • PDF
Project/Area Number 19500040
Research Category

Grant-in-Aid for Scientific Research (C)

Allocation TypeSingle-year Grants
Section一般
Research Field Computer system/Network
Research InstitutionThe University of Electro-Communications

Principal Investigator

YOSHINAGA Tsutomu  The University of Electro-Communications, 大学院・情報システム学研究科, 教授 (60210738)

Project Period (FY) 2007 – 2009
Keywordsルータ / 予測器 / 低遅延通信 / 相互結合網 / スイッチ / 投機ルーティング / 並列計算機 / ネットワークオンチップ
Research Abstract

ネットワークを流れる通信パケットの経路をルータで予測することで高性能通信を実現する方式を提案し,ルータのハードウェア設計とシミュレーションによる評価を行った.また,ネットワークトポロジーとアプリケーションの持つ通信パターンに対する予測アルゴリズムの関係を明らかにした.予測精度は通信環境に影響を受けるが,適切な予測アルゴリズムを用いることで予測ルータが種々のネットワーク環境において低遅延通信に有効であることを実験的に確認した.

  • Research Products

    (12 results)

All 2009 2008 2007 Other

All Journal Article (4 results) (of which Peer Reviewed: 4 results) Presentation (7 results) Remarks (1 results)

  • [Journal Article] 低遅延オンチップネットワークのための予測ルータの評価2009

    • Author(s)
      松谷宏紀, 鯉渕道絋, 天野英晴, 吉永努
    • Journal Title

      情報処理学会論文誌コンピューティングシステム(ACS27) Vol.2,No.3

      Pages: 26-38

    • Peer Reviewed
  • [Journal Article] 予測機構を持つルータを用いた低遅延チップ内ネットワークに関する研究2008

    • Author(s)
      鯉渕道絋, 吉永努, 村上弘和, 松谷宏紀, 天野英晴
    • Journal Title

      情報処理学会論文誌コンピューティングシステム(ACS23) Vol.1,No.2

      Pages: 59-69

    • Peer Reviewed
  • [Journal Article] 2-Dトーラスネットワークにおける動的通信予測による低遅延化2008

    • Author(s)
      吉永努, 村上弘和, 鯉渕道絋
    • Journal Title

      情報処理学会論文誌コンピューティングシステム(ACS22) Vol.1,No.1

      Pages: 28-39

    • Peer Reviewed
  • [Journal Article] 耐故障・適応デッドロック回復ルーティングのためのネットワーク再構成プロトコル2008

    • Author(s)
      吉永努, 西村康彦
    • Journal Title

      電子情報通信学会論文誌 Vol.J91-D,No.12

      Pages: 2881-2891

    • Peer Reviewed
  • [Presentation] Yet Another Low Latency On-Chip Router Architecture2009

    • Author(s)
      H. Matsutani, M. Koibuchi, H. Amano, T. Yoshinaga: Prediction Router
    • Organizer
      Proc. of the 15th International Symposium on High Performance Computer Architecture (HPCA-15)
    • Place of Presentation
      Raleigh, North Carolina(367-378)
    • Year and Date
      2009-02-18
  • [Presentation] 低遅延オンチップネットワークのための予測ルータの評価2009

    • Author(s)
      松谷宏紀, 鯉渕道紘, 天野英晴, 吉永努
    • Organizer
      情報処理学会計算機アーキテクチャ研究会報告
    • Place of Presentation
      大阪
    • Year and Date
      2009-01-13
  • [Presentation] 予測機構を持つルータを用いた低遅延チップ内ネットワークに関する研究2008

    • Author(s)
      鯉渕道絋, 吉永努, 村上弘和, 松谷宏紀, 天野英晴
    • Organizer
      第6回先端的計算基盤システムシンポジウム(SACSIS'08)
    • Place of Presentation
      つくば
    • Year and Date
      2008-06-13
  • [Presentation] 予測機構を持った低遅延オンチップルータアーキテクチャ2008

    • Author(s)
      松谷宏紀, 鯉渕道紘, 天野英晴, 吉永努
    • Organizer
      情報処理学会計算機アーキテクチャ研究会報告
    • Place of Presentation
      東京
    • Year and Date
      2008-05-14
  • [Presentation] 通信予測機構を用いた低遅延ネットワークの構成方法と評価2007

    • Author(s)
      村上弘和, 吉永努, 鯉渕道絋
    • Organizer
      情報処理学会, ARC研報
    • Place of Presentation
      北九州
    • Year and Date
      2007-11-21
  • [Presentation] 2-Dトーラスネットワークにおける動的通信予測の効果2007

    • Author(s)
      吉永努, 村上弘和, 鯉渕道絋
    • Organizer
      第5回先進的計算基盤システムシンポジウムSACSIS07論文集
    • Place of Presentation
      東京
    • Year and Date
      2007-05-25
  • [Presentation] Impact of Predictive Switching in 2-D Torus Networks2007

    • Author(s)
      T. Yoshinaga, K. Murakami, M. Koibuchi
    • Organizer
      Proc. of the 10th Int. Workshop on Innovative Architecture for Future Generation High-Performance Processors and Systems (IWIA07), IEEE-CS
    • Place of Presentation
      Hawaii
    • Year and Date
      2007-01-12
  • [Remarks]

    • URL

      http://comp.is.uec.ac.jp/

URL: 

Published: 2011-06-18   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi