• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

2014 Fiscal Year Research-status Report

FPGA搭載回路のフィールド高信頼化に関する研究

Research Project

Project/Area Number 26330067
Research InstitutionOita University

Principal Investigator

大竹 哲史  大分大学, 工学部, 准教授 (20314528)

Project Period (FY) 2014-04-01 – 2017-03-31
KeywordsFPGA / フィールドテスト / 特定用途依存テスト / 遅延故障 / 故障診断 / BIST / 耐故障設計 / 劣化検
Outline of Annual Research Achievements

本テーマでは,フィールドプログラマブルゲートアレイ(FPGA)上に搭載された回路の高信頼化を実現するため,使用環境でのテストおよび診断(フィールドテスト)のための要素技術となる(1)線形フィードバックシフトレジスタ(LFSR),(2)レジスタ転送レベルのテスト容易化設計(DFT),(3)通常動作モード/テストモード切り替え制御,(4)高品質遅延故障組込み自己テスト(BIST),(5)BIST環境での遅延故障診断について研究を行っている.初年度は,レジスタ転送レベルDFTおよびBISTに関連する課題に取り組んだ.
まず(2)のDFTについては,階層テスト方式に基づく手法として,単一制御可検査性のBISTにおける遅延テスト品質を調査した.ベンチマーク回路を用いた実験の結果,故障検出率に改善の余地があることが判明した.以前の研究成果から,BISTで用いるLFSRに設定する初期値(シード)を適切に選択し入れ替えること(リシーディング)により,検出率の向上が図れることがわかっていた.そこで,単一制御可検査性を用いたBISTにおいて,高品質なシードを生成する技術を開発した.
次にBISTについては,(1)に関係するLFSRおよび多入力シグネーチャレジスタ(MISR),(4)に関係するモード切り替えについて成果が得られた.LFSR,MISRについては,フィールドで高信頼のテストを実施するため,外的ノイズやソフトエラーに耐性をもつ,FPGAに特化した機構を設計した.モード切り替えについては,テスト開始信号が発せられると,動作中の回路の状態を外部メモリに待避し,所望のテストを実施後,再び待避した状態に復帰して通常動作に戻る機構を設計した.
(4)についてはさらに,FPGAに特化した故障に対応するテストパターン生成方法について検討した.

Current Status of Research Progress
Current Status of Research Progress

2: Research has progressed on the whole more than it was originally planned.

Reason

初年度に予定していた研究項目について,それぞれ成果が得られており,一部は既に発表済みである.

Strategy for Future Research Activity

初年度はほぼ予定通りに各項目について技術あるいは手法を確立できたため,今後の研究計画に変更はない.
遅延故障BISTに関する技術についてはこれまでの成果を積極的に活用し,本研究では更なる高品質化を図る.
故障診断技術については,先行技術を持つ研究グループと情報交換を行い,それぞれの持つ技術を活用する.初年度はその研究グループとNDAを締結し,現在具体的な研究テーマについて議論を行っており,今後も継続して情報交換を行う.

Causes of Carryover

当初,最新鋭のFPGAおよびその制御のためのコンピュータの購入を予定していたが,複数の国際会議への投稿を行い,研究成果発表のための旅費が必要になることが予想されたため,当該年度は既存のFPGAでの評価にとどめた.

Expenditure Plan for Carryover Budget

次年度以降も国際会議や論文誌への研究成果発表のための経費がかかることが予想され,まずそれに充当することを優先する.評価用のFPGAについては,大規模ベンチマーク回路を用いた実験の目処が立った段階で,最終年度の経費も考慮し予算に見合うものを検討することとする.

  • Research Products

    (6 results)

All 2015 2014

All Journal Article (2 results) (of which Peer Reviewed: 1 results,  Acknowledgement Compliant: 2 results) Presentation (4 results)

  • [Journal Article] A method of one-pass seed generation for LFSR-based deterministic/pseudo-random testing of static faults2015

    • Author(s)
      Takanori Moriyasu and Satoshi Ohtake
    • Journal Title

      Proceedings of IEEE Latin American Test Symposium

      Volume: なし Pages: 未定

    • Peer Reviewed / Acknowledgement Compliant
  • [Journal Article] 階層BIST向けLFSRシード生成法2015

    • Author(s)
      佐脇光亮, 大竹哲史
    • Journal Title

      電子情報通信学会技術報告(DC2014-85)

      Volume: 114 Pages: 43-48

    • Acknowledgement Compliant
  • [Presentation] 階層BIST向けLFSRシード生成法2015

    • Author(s)
      佐脇光亮, 大竹哲史
    • Organizer
      第72回FTC研究会
    • Place of Presentation
      かんぽの宿山鹿(熊本県山鹿市)
    • Year and Date
      2015-01-22 – 2015-01-24
  • [Presentation] A method of LFSR seed generation for delay fault BIST using constrained ATPG2014

    • Author(s)
      Taro Honda and Satoshi Ohtake
    • Organizer
      14th IEEE Workshop on RTL and High Level Testing
    • Place of Presentation
      Hangzhou Jinxi Hotel (中華人民共和国浙江省杭州市)
    • Year and Date
      2014-11-19 – 2014-11-20
  • [Presentation] A delay measurement mechanism for asynchronous circuits of bundled-data model2014

    • Author(s)
      Shuichi Sato and Satoshi Ohtake
    • Organizer
      14th IEEE Workshop on RTL and High Level Testing
    • Place of Presentation
      Hangzhou Jinxi Hotel (中華人民共和国浙江省杭州市)
    • Year and Date
      2014-11-19 – 2014-11-20
  • [Presentation] FPGA搭載回路のフィールド自己テスト2014

    • Author(s)
      鹿野礁, 大竹哲史
    • Organizer
      第71回FTC研究会
    • Place of Presentation
      かんぽの宿青梅(東京都青梅市)
    • Year and Date
      2014-07-17 – 2014-07-19

URL: 

Published: 2016-05-27  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi