• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

LSI design techniques for a highly-sensitive variable-bandwidth three-phase software-defined wireless receiver

Research Project

Project/Area Number 18K04288
Research Category

Grant-in-Aid for Scientific Research (C)

Allocation TypeMulti-year Fund
Section一般
Review Section Basic Section 21060:Electron device and electronic equipment-related
Research InstitutionNippon Institute of Technology

Principal Investigator

Ugajin Mamoru  日本工業大学, 基幹工学部, 教授 (90506164)

Co-Investigator(Kenkyū-buntansha) 伊藤 信之  岡山県立大学, 情報工学部, 教授 (10598519)
Project Period (FY) 2018-04-01 – 2022-03-31
Project Status Completed (Fiscal Year 2021)
Budget Amount *help
¥4,420,000 (Direct Cost: ¥3,400,000、Indirect Cost: ¥1,020,000)
Fiscal Year 2020: ¥1,950,000 (Direct Cost: ¥1,500,000、Indirect Cost: ¥450,000)
Fiscal Year 2019: ¥390,000 (Direct Cost: ¥300,000、Indirect Cost: ¥90,000)
Fiscal Year 2018: ¥2,080,000 (Direct Cost: ¥1,600,000、Indirect Cost: ¥480,000)
Keywords電圧制御発振回路 / 位相雑音 / トランジスタ遅延 / 位相調整回路 / 直交信号 / VCO / 位相補正 / 直交アナログ信号 / アナログ回路 / 多相アナログ信号 / 多相アナログ信号処理 / 無線受信回路
Outline of Final Research Achievements

Realization of a low phase-noise voltage-controlled oscillator (VCO) is especially important for highly-sensitive wireless transceiver ICs. This study clarified the mechanism of a phase-noise degradation due to a transistor delay using theoretical analysis and simulations. Moreover, the study devised a phase-adjusting circuit architecture which could remove the transistor-delay effect. The circuit architecture used poly-phase VCO output signals. Quadrature VCOs with the phase-adjusting architectures were fabricated using 180-nm CMOS and showed a low-phase-noise performance than that of a conventional VCO.

Academic Significance and Societal Importance of the Research Achievements

トランジスタのもつ信号遅延の縮小は、より微細な製造プロセスによって実現することもできる。しかしながら、製造プロセスの微細化は製造コストの大幅な増大を招く。本研究は、コスト上昇無しに高周波な無線通信用LSIを実現するための技術であり、産業的に有意義である。
また多位相信号間の信号処理により信号遅延の影響を除去するという新しい考え方による回路アーキテクチャの研究であり、学術的意義も大きい。

Report

(5 results)
  • 2021 Annual Research Report   Final Research Report ( PDF )
  • 2020 Research-status Report
  • 2019 Research-status Report
  • 2018 Research-status Report
  • Research Products

    (4 results)

All 2021 2020 2018

All Journal Article (1 results) (of which Peer Reviewed: 1 results) Presentation (3 results)

  • [Journal Article] A quadrature voltage-controlled oscillator using phase-adjusting architecture for suppressing phase noise2021

    • Author(s)
      Ugajin Mamoru、Kakei Yuya、Itoh Nobuyuki
    • Journal Title

      IEICE Electronics Express

      Volume: 18 Issue: 10 Pages: 20210173-20210173

    • DOI

      10.1587/elex.18.20210173

    • NAID

      130008043182

    • ISSN
      1349-2543
    • Year and Date
      2021-05-25
    • Related Report
      2021 Annual Research Report
    • Peer Reviewed
  • [Presentation] 位相補正による直交LC電圧制御発振器の位相雑音低減2021

    • Author(s)
      筧祐弥、宇賀神守、伊藤信之
    • Organizer
      電子情報通信学会 東京支部学生会 第26回研究発表会
    • Related Report
      2020 Research-status Report
  • [Presentation] 位相補償構成による4相LC電圧制御発振器の位相雑音低減2020

    • Author(s)
      筧祐弥、宇賀神守、伊藤信之
    • Organizer
      電気学会電子回路研究会
    • Related Report
      2019 Research-status Report
  • [Presentation] 2段の多相周波数変換と多相アクティブ複素フィルタを用いた高イメージ抑圧無線受信回路構成2018

    • Author(s)
      宇賀神 守
    • Organizer
      平成30年 電気学会 電子・情報・システム部門大会
    • Related Report
      2018 Research-status Report

URL: 

Published: 2018-04-23   Modified: 2023-01-30  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi