• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

Abstract LSI Model and Its Associated High-Level Synthesis Algorithm for Deep Submicron Technologies

Research Project

Project/Area Number 22300019
Research Category

Grant-in-Aid for Scientific Research (B)

Allocation TypeSingle-year Grants
Section一般
Research Field Computer system/Network
Research InstitutionWaseda University

Principal Investigator

TOGAWA Nozomu  早稲田大学, 理工学術院, 教授 (30298161)

Co-Investigator(Kenkyū-buntansha) KIMURA Shinji  早稲田大学, 理工学術院, 教授 (20183303)
Project Period (FY) 2010 – 2012
Project Status Completed (Fiscal Year 2012)
Budget Amount *help
¥18,330,000 (Direct Cost: ¥14,100,000、Indirect Cost: ¥4,230,000)
Fiscal Year 2012: ¥4,810,000 (Direct Cost: ¥3,700,000、Indirect Cost: ¥1,110,000)
Fiscal Year 2011: ¥5,980,000 (Direct Cost: ¥4,600,000、Indirect Cost: ¥1,380,000)
Fiscal Year 2010: ¥7,540,000 (Direct Cost: ¥5,800,000、Indirect Cost: ¥1,740,000)
KeywordsVLSI 設計技術 / 高位合成 / 物理合成 / 微細加工技術 / LSI抽象モデル / 統合化合成技術
Research Abstract

In this reseach, we have firstly developed an abstract LSI model, where we introduce "logical connection" and "physical connection" among registers, controllers, and functinal units inside an LSI chip. Using our abstract LSI model, we can have well-defined interface between high-level design and physical-level design. Secondly, we have developed a high-level synthesis algorithm for our abstract LSI mode, which realizes physical-synthesis-aware high-level sythnsis. Our simulation results demonstrate that our abstract LSI model and its associated high-level sysnthsis outperform several convetntional LSI synthesis modethods.

Report

(4 results)
  • 2012 Annual Research Report   Final Research Report ( PDF )
  • 2011 Annual Research Report
  • 2010 Annual Research Report
  • Research Products

    (45 results)

All 2013 2012 2011 2010 Other

All Journal Article (11 results) (of which Peer Reviewed: 11 results) Presentation (33 results) Remarks (1 results)

  • [Journal Article] A Thermal-Aware High-Level Synthesis Algorithm for RDR Architectures through Binding and Allocation2013

    • Author(s)
      Kazushi Kawamura, Masao Yanagisawa, and Nozomu Togawa
    • Journal Title

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      Volume: E96.A Issue: 1 Pages: 312-321

    • DOI

      10.1587/transfun.E96.A.312

    • NAID

      10031167121

    • ISSN
      0916-8508, 1745-1337
    • Related Report
      2012 Annual Research Report 2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] A Fast Weighted Adder by Reducing Partial Product for Reconstruction in Super-Resolution2012

    • Author(s)
      Hiromine Yoshihara, Masao Yanagisawa, and Nozomu Togawa
    • Journal Title

      IPSJ Transactions on System LSI Design Methodology

      Volume: 5 Issue: 0 Pages: 96-105

    • DOI

      10.2197/ipsjtsldm.5.96

    • NAID

      110009598073

    • ISSN
      1882-6687
    • Related Report
      2012 Annual Research Report 2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] Multi-Operand Adder Synthesis Targeting FPGAs2011

    • Author(s)
      Taeko Matsunaga, Shinji Kimura, and Yusuke Matsunaga
    • Journal Title

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      Volume: E94-A Issue: 12 Pages: 2579-2586

    • DOI

      10.1587/transfun.E94.A.2579

    • NAID

      10030533680

    • ISSN
      0916-8508, 1745-1337
    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A Fault-Secure High-Level Synthesis Algorithm for RDR Architectures2011

    • Author(s)
      Sho Tanaka, Masao Yanagisawa, Tatsuo Ohtsuki, and Nozomu Togawa
    • Journal Title

      IPSJ Transactions on System LSI Design Methodology

      Volume: 4 Pages: 150-165

    • DOI

      10.2197/ipsjtsldm.4.150

    • NAID

      110009598055

    • ISSN
      1882-6687
    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Exact, Fast and Flexible L1 Cache Configuration Simulation for Embedded Systems2011

    • Author(s)
      Masashi Tawada, Masao Yanagisawa, Tatsuo Ohtsuki, and Nozomu Togawa
    • Journal Title

      IPSJ Transactions on System LSI Design Methodology

      Volume: 4 Pages: 166-181

    • DOI

      10.2197/ipsjtsldm.4.166

    • NAID

      110009598056

    • ISSN
      1882-6687
    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Speeding-up exact and fast FIFO-based cache configuration simulation2011

    • Author(s)
      Masashi Tawada, Masao Yanagisawa, and Nozomu Togawa
    • Journal Title

      IEICE Electronics Express

      Volume: 8 Issue: 14 Pages: 1161-1167

    • DOI

      10.1587/elex.8.1161

    • NAID

      130000959502

    • ISSN
      1349-2543
    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Scan-Based Side-Channel Attack against RSA Cryptosystems Using Scan Signatures2010

    • Author(s)
      Ryuta Nara, Kei Satoh, Masao Yanagisawa, Tatsuo Ohtsuki, and Nozomu Togawa
    • Journal Title

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      Volume: E93-A Issue: 12 Pages: 2481-2489

    • DOI

      10.1587/transfun.E93.A.2481

    • NAID

      10027985688

    • ISSN
      0916-8508, 1745-1337
    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] Power Optimization of Sequential Circuits Using Switching Activity Based Clock Gating2010

    • Author(s)
      Xin Man, Takashi Horiyama, and Shinji Kimura
    • Journal Title

      IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences

      Volume: E93-A Issue: 12 Pages: 2472-2480

    • DOI

      10.1587/transfun.E93.A.2472

    • NAID

      10027985671

    • ISSN
      0916-8508, 1745-1337
    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] Performance-driven high-level synthesis with floorplan for GDR architectures and its evaluation2010

    • Author(s)
      Akira Ohchi, Nozomu Togawa, Masao Yanagisawa, Tatsuo Ohtsuki
    • Journal Title

      IEEE Proceedings of International Symposium on Circuits and Systems

      Pages: 921-924

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Scan-Based Side-Channel Attack against RSA Cryptosystems Using Scan Signatures2010

    • Author(s)
      Ryuta Nara, Kei Satoh, Masao Yanagisawa, Tatsuo Ohtsuki, Nozomu Togawa
    • Journal Title

      IEICE Trans.on Fundamentals

      Volume: E93-A Pages: 2481-2489

    • NAID

      10027985688

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Power Optimization of Sequential Circuits Using Switching Activity Based Clock Gating2010

    • Author(s)
      Xin Man, Takashi Horiyama, Shinji Kimura
    • Journal Title

      IEICE Trans.On Fundamentals

      Volume: E93-A Pages: 2472-2480

    • NAID

      10027985671

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Presentation] セレクタ論理を利用した高速補間演算器設計2012

    • Author(s)
      岩田愛実, 吉原弘峰, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI設計技術研究会
    • Place of Presentation
      ホテル松島大観荘会議室(宮城県)
    • Year and Date
      2012-03-02
    • Related Report
      2011 Annual Research Report
  • [Presentation] RDRアーキテクチャを対象とした部分2重化フォールトセキュア高位合成手法2012

    • Author(s)
      田中翔, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI設計技術研究会
    • Place of Presentation
      ホモル松島大観荘会議室(宮城県)
    • Year and Date
      2012-03-02
    • Related Report
      2011 Annual Research Report
  • [Presentation] 2コアプロセッサL1キャッシュ構成の正道で高速なシミュレーション手法2012

    • Author(s)
      多和田雅師, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI設計技術研究会
    • Place of Presentation
      ホテル松鳥大観荘会議室(宮城県)
    • Year and Date
      2012-03-02
    • Related Report
      2011 Annual Research Report
  • [Presentation] スキャンシグネチャを利用したTriple DESに対するスキャンベース攻撃の実装実験2012

    • Author(s)
      小寺博和, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会2012年暗号と情報セキュリティシンポジウム
    • Place of Presentation
      金沢エクセルホテル東急(石川県)
    • Year and Date
      2012-02-01
    • Related Report
      2011 Annual Research Report
  • [Presentation] 温度特性を考慮したRDR アーキテクチャ向け高位合成手法2012

    • Author(s)
      川村一志, 柳澤政生, 戸川望
    • Place of Presentation
      岐阜県下呂市
    • Related Report
      2012 Final Research Report
  • [Presentation] 島内消費電力量見積もりにもとづく温度特性を考慮したRDR アーキテクチャ向け高位合成手法2012

    • Author(s)
      川村一志, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会VLSI 設計技術研究会
    • Place of Presentation
      福岡県福岡市
    • Related Report
      2012 Final Research Report
  • [Presentation] セレクタ論理を利用した高速補間演算器設計2012

    • Author(s)
      岩田愛実, 吉原弘峰, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI設計技術研究会
    • Place of Presentation
      宮城県宮城郡松島町
    • Related Report
      2012 Final Research Report
  • [Presentation] RDR アーキテクチャを対象とした部分2 重化フォールトセキュア高位合成手法2012

    • Author(s)
      田中翔,柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI 設計技術研究会
    • Place of Presentation
      宮城県宮城郡松島町
    • Related Report
      2012 Final Research Report
  • [Presentation] 2 コアプロセッサL1 キャッシュ構成の正確で高速なシミュレーション手法2012

    • Author(s)
      多和田雅師, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI 設計技術研究会
    • Place of Presentation
      宮城県宮城郡松島町
    • Related Report
      2012 Final Research Report
  • [Presentation] スキャンシグネチャを利用したTriple DES に対するスキャンベース攻撃の実装実験2012

    • Author(s)
      小寺博和, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会2012 年暗号と情報セキュリティシンポジウム
    • Place of Presentation
      石川県金沢市
    • Related Report
      2012 Final Research Report
  • [Presentation] 島内消費電力量見積もりにもとづく温度特性を考慮したRDRアーキテクチャ向け高位合成手法2012

    • Author(s)
      川村一志, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会VLSI設計技術研究会
    • Place of Presentation
      福岡県福岡市
    • Related Report
      2012 Annual Research Report
  • [Presentation] クロックの立下りを利用した耐故障攻撃AES暗号回路2012

    • Author(s)
      五十嵐博昭, 史又華,柳澤政生, 戸川望
    • Organizer
      2012年電子情報通信学会ソサイエティ大会
    • Place of Presentation
      富山県富山市
    • Related Report
      2012 Annual Research Report
  • [Presentation] Feedback付きState Dependent Scan Flip-Flopを用いたセキュアスキャンアーキテクチャ2012

    • Author(s)
      跡部悠太, 史又華, 柳澤政生, 戸川望
    • Organizer
      2012年電子情報通信学会ソサイエティ大会
    • Place of Presentation
      富山県富山市
    • Related Report
      2012 Annual Research Report
  • [Presentation] キャッシュ構成の高速シミュレーションを利用したIL1およびUL2キャッシュに不揮発メモリを用いた二階層キャッシュ構成の評価2012

    • Author(s)
      松野翔太, 多和田雅師, 柳澤政生, 戸川望
    • Organizer
      2012年電子情報通信学会ソサイエティ大会
    • Place of Presentation
      富山県富山市
    • Related Report
      2012 Annual Research Report
  • [Presentation] 温度特性を考慮したRDRアーキテクチャ向け高位合成手法2012

    • Author(s)
      川村一志, 柳澤政生, 戸川望
    • Organizer
      情報処理学会DAシンポジウム2012
    • Place of Presentation
      岐阜県下呂市
    • Related Report
      2012 Annual Research Report
  • [Presentation] スキャンシグネチャを用いたTriple DESに対するスキャンベース攻撃手法2011

    • Author(s)
      小寺博和, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会VLSI設計技術研究会
    • Place of Presentation
      ニューウェルシティ宮崎(宮崎県)
    • Year and Date
      2011-11-28
    • Related Report
      2011 Annual Research Report
  • [Presentation] スキャンチェイン構造に依存しないDESに対するスキャンベース攻撃手法2011

    • Author(s)
      小寺博和, 柳澤政生, 戸川望
    • Organizer
      情報処理学会システムLSI設計技術研究会
    • Place of Presentation
      一の坊(宮城県)
    • Year and Date
      2011-10-25
    • Related Report
      2011 Annual Research Report
  • [Presentation] 共有バス方式とバスマトリクス方式を用いたネットワークプロセッサのバス競合の性能比較評価2011

    • Author(s)
      出口健介, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道大学(北海道)
    • Year and Date
      2011-09-16
    • Related Report
      2011 Annual Research Report
  • [Presentation] 2コアプロセッサアーキテクチャを対象とする正確なキャッシュ構成シミュレーションの高速化に対する一考察2011

    • Author(s)
      多和田雅師, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道大学(北海道)
    • Year and Date
      2011-09-16
    • Related Report
      2011 Annual Research Report
  • [Presentation] 動きベクトルを考慮した遅延オーバーヘッドのないハードウェア向き適応的並列補間手法2011

    • Author(s)
      栗岡大生, 戸川望, 柳澤政生
    • Organizer
      電子情報通信学会ソサイェティ大会
    • Place of Presentation
      北海道大学(北海道)
    • Year and Date
      2011-09-15
    • Related Report
      2011 Annual Research Report
  • [Presentation] セレクタ論理帰着型重み付き加算器を用いた超解像処理と比較実験2011

    • Author(s)
      吉原弘峰, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイェティ大会
    • Place of Presentation
      北海道大学(北海道)
    • Year and Date
      2011-09-15
    • Related Report
      2011 Annual Research Report
  • [Presentation] 複数電源電圧および複数サイクルレジスタ間通信指向の低電力化高位合成手法2011

    • Author(s)
      阿部晋矢, 柳澤政生, 戸川望
    • Organizer
      情報処理学会DAシンポジウム2011
    • Place of Presentation
      ホテル下呂温泉水明館(岐阜県)
    • Year and Date
      2011-08-31
    • Related Report
      2011 Annual Research Report
  • [Presentation] 超解像技術におけるセレクタ論理帰着型重み付き加算による再構築処理ハードウェア設計2011

    • Author(s)
      古原弘峰, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会回路とシステムワークショップ
    • Place of Presentation
      淡路夢舞台国際会議場(兵庫県)
    • Year and Date
      2011-08-02
    • Related Report
      2011 Annual Research Report
  • [Presentation] セレクタ論理帰着型重み付き加算器を用いた超解像処理2011

    • Author(s)
      吉原弘峰, 柳澤政生, 大附辰夫, 戸川望
    • Organizer
      電子情報通信学会VLSI設計技術研究会
    • Place of Presentation
      北九州国際会議場(福岡県)
    • Year and Date
      2011-05-19
    • Related Report
      2011 Annual Research Report
  • [Presentation] スキャンシグネチャを用いたTriple DES に対するスキャンベース攻撃手法2011

    • Author(s)
      小寺博和, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会VLSI 設計技術研究会
    • Place of Presentation
      宮崎県宮崎市
    • Related Report
      2012 Final Research Report
  • [Presentation] スキャンチェイン構造に依存しないDES に対するスキャンベース攻撃手法2011

    • Author(s)
      小寺博和,柳澤政生,戸川望
    • Organizer
      情報処理学会システムLSI 設計技術研究会
    • Place of Presentation
      宮城県仙台市
    • Related Report
      2012 Final Research Report
  • [Presentation] 共有バス方式とバスマトリクス方式を用いたネットワークプロセッサのバス競合の性能比較評価2011

    • Author(s)
      出口健介, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道札幌市
    • Related Report
      2012 Final Research Report
  • [Presentation] 2 コアプロセッサアーキテクチャを対象とする正確なキャッシュ構成シミュレーションの高速化に対する一考察2011

    • Author(s)
      多和田雅師, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道札幌市
    • Related Report
      2012 Final Research Report
  • [Presentation] 動きベクトルを考慮した遅延オーバーヘッドのないハードウェア向き適応的並列補間手法2011

    • Author(s)
      栗岡大生, 戸川望, 柳澤政生
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道札幌市
    • Related Report
      2012 Final Research Report
  • [Presentation] セレクタ論理帰着型重み付き加算器を用いた超解像処理と比較実験2011

    • Author(s)
      吉原弘峰, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会ソサイエティ大会
    • Place of Presentation
      北海道札幌市
    • Related Report
      2012 Final Research Report
  • [Presentation] 複数電源電圧および複数サイクルレジスタ間通信指向の低電力化高位合成手法2011

    • Author(s)
      阿部晋矢, 柳澤政生, 戸川望
    • Organizer
      情報処理学会DA シンポジウム2011
    • Place of Presentation
      岐阜県下呂市
    • Related Report
      2012 Final Research Report
  • [Presentation] 超解像技術におけるセレクタ論理帰着型重み付き加算による再構築処理ハードウェア設計2011

    • Author(s)
      吉原弘峰, 柳澤政生, 戸川望
    • Organizer
      電子情報通信学会回路とシステムワークショップ
    • Place of Presentation
      兵庫県淡路市
    • Related Report
      2012 Final Research Report
  • [Presentation] 一般化レジスタ分散アーキテクチャを対象とした高位合成手法とその評価2010

    • Author(s)
      大智輝, 戸川望, 柳澤政生, 大附辰夫
    • Organizer
      電子情報通信学会VLSI設計技術研究会
    • Place of Presentation
      福岡県北九州市
    • Year and Date
      2010-05-19
    • Related Report
      2010 Annual Research Report
  • [Remarks]

    • URL

      http://www.togawa.cs.waseda.ac.jp/research/high_synthesis/high.html

    • Related Report
      2012 Final Research Report

URL: 

Published: 2010-08-23   Modified: 2019-07-29  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi