• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to previous page

Establishment of low-power oriented dynamic hardware reconfigurationframeworks

Research Project

Project/Area Number 22700056
Research Category

Grant-in-Aid for Young Scientists (B)

Allocation TypeSingle-year Grants
Research Field Computer system/Network
Research InstitutionNagasaki University

Principal Investigator

SHIBATA Yuichiro  長崎大学, 大学院・工学研究科, 准教授 (10336183)

Project Period (FY) 2010 – 2012
Project Status Completed (Fiscal Year 2012)
Budget Amount *help
¥3,770,000 (Direct Cost: ¥2,900,000、Indirect Cost: ¥870,000)
Fiscal Year 2012: ¥910,000 (Direct Cost: ¥700,000、Indirect Cost: ¥210,000)
Fiscal Year 2011: ¥1,430,000 (Direct Cost: ¥1,100,000、Indirect Cost: ¥330,000)
Fiscal Year 2010: ¥1,430,000 (Direct Cost: ¥1,100,000、Indirect Cost: ¥330,000)
Keywordsリコンフィギャラブルシステム / 再構成 / FPGA / 動的再構成 / リコンフィギャラブルコンピューティング
Research Abstract

Although reconfigurable systems have ability to dynamically and partially reconfigure the hardware, methodology to aggressively utilize this ability was not well established. In this work, common design frameworks were extracted from various implementation experiences especially in real-time image processing applications, and how dynamic and partial reconfiguration can be applied to the frameworks was proposed and proven to be efficient in terms of power performance ratio. A novel mechanism for ever more flexible reconfiguration and a design tool that automatically extracts and combines similarities in hardware were also implemented and their effectiveness were empirically demonstrated.

Report

(4 results)
  • 2012 Annual Research Report   Final Research Report ( PDF )
  • 2011 Annual Research Report
  • 2010 Annual Research Report
  • Research Products

    (49 results)

All 2013 2012 2011 2010 Other

All Journal Article (17 results) (of which Peer Reviewed: 11 results) Presentation (30 results) Book (2 results)

  • [Journal Article] FPGA Implementation of Human Detection by HOG Features with AdaBoost2013

    • Author(s)
      K. Dohi, K. Negi, Y. Shibata, K. Oguri
    • Journal Title

      IEICE Transactions of Information and Systems

      Volume: Vol.E96-D, No.8

    • NAID

      130003370949

    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] FPGAにおける細粒度動的部分再構成機構の検討2012

    • Author(s)
      上田晋寛,河本尚輝,土肥慶亮,柴田裕一郎,小栗 清
    • Journal Title

      電子情報通信学会技術研究報告

      Volume: Vol.112, No.203 Pages: 61-66

    • Related Report
      2012 Final Research Report
  • [Journal Article] 動画像形状検出処理における動的部分再構成による省電力効果の検討2012

    • Author(s)
      河本尚輝,上田晋寛,土肥慶亮,柴田裕一郎,小 栗 清
    • Journal Title

      電子情報通信学会技術研究報告

      Volume: Vol.112, No.203 Pages: 73-78

    • Related Report
      2012 Final Research Report
  • [Journal Article] Deep-pipelined FPGA Implementation for Ellipse Estimation for Eye Tracking2012

    • Author(s)
      K. Dohi, Y. Hatanaka, K. Negi, Y. Shibata, K. Oguri
    • Journal Title

      International Conference on Field Programmable Logic and Applications

      Volume: - Pages: 458-463

    • DOI

      10.1109/fpl.2012.6339144

    • Related Report
      2012 Annual Research Report 2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] 動画像からのリアルタイム瞳検出手法のFPGAによる実装2012

    • Author(s)
      畑中優磨,土肥慶亮,大戸和博,柴田裕一郎,小栗清
    • Journal Title

      電子情報通信学会技術技術研究報告

      Volume: vol. 112, no. 70 Pages: 13-18

    • NAID

      10031172299

    • Related Report
      2012 Annual Research Report
  • [Journal Article] FPGAにおける細粒度動的部分再構成機構の検討2012

    • Author(s)
      上田晋寛,河本尚輝,土肥慶亮,柴田裕一郎,小栗清
    • Journal Title

      電子情報通信学会技術技術研究報告

      Volume: vol. 112, no. 203 Pages: 61-66

    • Related Report
      2012 Annual Research Report
  • [Journal Article] 動画像形状検出処理における動的部分再構成による省電力効果の検討2012

    • Author(s)
      河本尚輝,上田晋寛,土肥慶亮,柴田裕一郎,小栗清
    • Journal Title

      電子情報通信学会技術技術研究報告

      Volume: vol. 112, no. 203 Pages: 73-78

    • Related Report
      2012 Annual Research Report
  • [Journal Article] Deep Pipelined One-chip FPGA Implementation of a Real-time Image-based Human Detection Algorithm2011

    • Author(s)
      K. Negi, K. Dohi, Y. Shibata, K. Oguri
    • Journal Title

      International Conference on Field Programmable Technology

      Pages: 1-8

    • DOI

      10.1109/fpt.2011.6132679

    • NAID

      120006985646

    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Pattern Compression of FAST Corner Detection for Efficient HardwareImplementation2011

    • Author(s)
      K. Dohi, Y. Yorita, Y. Shibata, K. Oguri
    • Journal Title

      International Conference onField-Programmable Logic and Applications

      Pages: 478-481

    • DOI

      10.1109/fpl.2011.94

    • Related Report
      2012 Final Research Report 2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A discussion on calculating eigenvalues of real symmetric tridiagonal matrices on a GPU2011

    • Author(s)
      K.Matsunobu, K.Dohi, Y.Shibata, K.Oguri
    • Journal Title

      ACM SIGARCH Computer Architecture News

      Volume: 39(4) Issue: 4 Pages: 100-101

    • DOI

      10.1145/2082156.2082184

    • NAID

      110008152462

    • Related Report
      2011 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A Datapath Classification Method for FPGA-based Scientific Application Accelerator Systems2010

    • Author(s)
      Y. Ogawa, T. Ooya, Y. Osana, M. Yoshimi, Y. Nishikawa, A. Funahashi, N. Hiroi, H. Amanao, Y. Shibata, K. Oguri
    • Journal Title

      International Conference on Field Programmable Technology

      Pages: 441-444

    • DOI

      10.1109/fpt.2010.5681455

    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] 可変ワード長をもつ再構成可能プロセッサによる有限体演算2010

    • Author(s)
      柴田裕一郎,原澤隆一,小栗 清
    • Journal Title

      電子情報通信学会技術研究報告

      Volume: Vol.110, No.204 Pages: 19-24

    • NAID

      110008106747

    • Related Report
      2012 Final Research Report
  • [Journal Article] Implementation of a Programming Environment with a Multithread Model for Reconfigurable Systems2010

    • Author(s)
      K. Dohi, Y. Shibata, T. Hamada, T. Masada, K. Oguri, D. Buell
    • Journal Title

      ACM SIGARCH Computer Architecture News

      Volume: Vol.38, Issue 4 Pages: 40-45

    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] Automatic Pipeline Construction Focused on Similarity of Rate Law Functions for an FPGA-based Biochemical Simulator2010

    • Author(s)
      H. Yamada, Y. Ogawa, T. Ooya, T. Ishimori, Y. Osana, M. Yoshimi, Y. Nishikawa, A. Funahashi, N. Hiroi, H. Amano, Y. Shibata, K. Oguri
    • Journal Title

      IPSJ Transactions on System LSI Design Methodology

      Volume: 3 Pages: 244-256

    • DOI

      10.2197/ipsjtsldm.3.244

    • NAID

      110009599092

    • ISSN
      1882-6687
    • Related Report
      2012 Final Research Report
    • Peer Reviewed
  • [Journal Article] Implementation of a Programming Environment with a Multithread Model for Reconfigurable Systems2010

    • Author(s)
      K.Dohi, Y.Shibata, et al.
    • Journal Title

      ACM SIGARCH Computer Architecture News

      Volume: 38(4) Pages: 40-45

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Journal Article] Automatic Pipeline Construction Focused on Similarity of Rate Law Functions for an FPGA based Biochemical Simulator2010

    • Author(s)
      H.Yamada, Y.Ogawa, et al.
    • Journal Title

      IPSJ Transactions on System LSI Design Methodology

      Volume: 3 Pages: 244-256

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Journal Article] A Datapath Classification Method for FPGA-based Scientific Application Accelerator Systems2010

    • Author(s)
      Y.Ogawa, T.Ooya, et al.
    • Journal Title

      Proc.International Conference on Field-Programmable Technology

      Pages: 441-444

    • Related Report
      2010 Annual Research Report
    • Peer Reviewed
  • [Presentation] FPGAアクセラレータと高位合成系を用いた瞳検出手法の実装2013

    • Author(s)
      土肥慶亮,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2013-01-17
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAアクセラレータと高位合成系を用いた三次元ステンシル計算の実装2013

    • Author(s)
      中村芳大,土肥慶亮,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2013-01-17
    • Related Report
      2012 Final Research Report
  • [Presentation] DC-DCコンバータ制御用ニューラルネットワークのFPGA実装2013

    • Author(s)
      山邉芳彦,元村正志,山下健太郎,丸田英徳,柴田裕一郎,小栗清,黒川不二雄
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2013-01-16
    • Related Report
      2012 Final Research Report
  • [Presentation] 動画像形状検出処理における動的部分再構成による省電力効果の検討2012

    • Author(s)
      河本尚輝,上田晋寛,土肥慶亮,柴田裕一郎,小 栗 清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      滋賀県草津市
    • Year and Date
      2012-09-19
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAにおける細粒度動的部分再構成機構の検討2012

    • Author(s)
      上田晋寛,河本尚輝,土肥慶亮,柴田裕一郎,小栗 清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      滋賀県草津市
    • Year and Date
      2012-09-18
    • Related Report
      2012 Final Research Report
  • [Presentation] Deep-pipelined FPGA Implementation for Ellipse Estimation for Eye Tracking2012

    • Author(s)
      K. Dohi, Y. Hatanaka, K. Negi, Y. Shibata, K. Oguri
    • Organizer
      International Conference on Field Programmable Logic and Applications
    • Place of Presentation
      ノルウェー・オスロ
    • Year and Date
      2012-08-31
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAにおける細粒度動的部分再構成機構の実装とその電力評価2012

    • Author(s)
      上田晋寛,河本尚輝,土肥慶亮,柴田裕一郎,小栗 清
    • Organizer
      電子情報通信学会機能集積情報システム研究会
    • Place of Presentation
      大阪府吹田市
    • Year and Date
      2012-06-08
    • Related Report
      2012 Final Research Report
  • [Presentation] 動画像からのリアルタイム瞳検出手法のFPGAによる実装2012

    • Author(s)
      畑中優磨,土肥慶亮,大戸和博,柴田裕一郎,小 栗 清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      沖縄県那覇市
    • Year and Date
      2012-05-29
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAを用いたDC-DCコンバータのディジタル制御における遅延制御法の検討2012

    • Author(s)
      山邉芳彦,中島華菜子,土肥慶亮,浜脇一馬,山下健太郎,梶原一宏,黒川不二雄,柴田裕一郎,小栗 清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      沖縄県那覇市
    • Year and Date
      2012-05-29
    • Related Report
      2012 Final Research Report
  • [Presentation] Application of SerDes for FPGA-based Digital DC-DC Converters2012

    • Author(s)
      Y. Yamabe, K. Nakashima, K. Dohi, K. Kajiwara, F. Kurokawa, Y. Shibata
    • Organizer
      IEEE Symposium on Low-Power and High-Spped Chips
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2012-04-19
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAにおける細粒度動的部分再構成機構の検討2012

    • Author(s)
      上田晋寛
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      立命館大学(滋賀県草津市)
    • Related Report
      2012 Annual Research Report
  • [Presentation] 動画像形状検出処理における動的部分再構成による省電力効果の検討2012

    • Author(s)
      河本尚輝
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      立命館大学(滋賀県草津市)
    • Related Report
      2012 Annual Research Report
  • [Presentation] 動画像からのリアルタイム瞳検出手法のFPGAによる実装2012

    • Author(s)
      土肥慶亮
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      沖縄県男女共同参画センター(沖縄県那覇市)
    • Related Report
      2012 Annual Research Report
  • [Presentation] Deep-pipelined FPGA implementation of ellipse estimation for eye tracking2012

    • Author(s)
      K. Dohi
    • Organizer
      International Conference on Field Programmable Logic and Applications
    • Place of Presentation
      オスロ大学(ノルウェー・オスロ)
    • Related Report
      2012 Annual Research Report
  • [Presentation] Deep Pipelined One-chip FPGA Implementation of a Real-time Image-based Human Detection Algorithm2011

    • Author(s)
      K. Negi, K. Dohi, Y. Shibata, K. Oguri
    • Organizer
      International Conference on Field Programmable Technology
    • Place of Presentation
      ンド・デリー
    • Year and Date
      2011-12-12
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAを用いたアクセラレーションシステムにおけるデータパス分類用優良類似度の考察2011

    • Author(s)
      小川ゆい,長名保範,吉見真聡,舟橋 啓,広井賀子,天野英晴,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会(デザインガイア2011)
    • Place of Presentation
      宮崎県宮崎市
    • Year and Date
      2011-11-29
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAを用いたアクセラレーションシステムにおけるデータパス分類用優良類似度の考察2011

    • Author(s)
      小川ゆい
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      ニューウェルシティ宮崎(宮崎市)(招待講演)
    • Year and Date
      2011-11-29
    • Related Report
      2011 Annual Research Report
  • [Presentation] Pattern Compression of FAST Corner Detection for Efficient Hardware Implementation2011

    • Author(s)
      K. Dohi, Y. Yorita, Y. Shibata, K. Oguri
    • Organizer
      International Conference on Field-Programmable Logic and Applications
    • Place of Presentation
      ギリシャ・ハニア
    • Year and Date
      2011-09-07
    • Related Report
      2012 Final Research Report
  • [Presentation] FAST Corner Detectionの検出パターンの圧縮とFPGAへの実装2011

    • Author(s)
      土肥慶亮
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      北海道大学(札幌市)(招待講演)
    • Year and Date
      2011-09-07
    • Related Report
      2011 Annual Research Report
  • [Presentation] FAST Corner Detectionの検出パターンの圧縮とFPGAへの実装2011

    • Author(s)
      土肥慶亮,頼田祐二,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      北海道札幌市
    • Year and Date
      2011-05-12
    • Related Report
      2012 Final Research Report
  • [Presentation] ハードウェアに適したFAST Corner Detectionの検出パターンの圧縮2011

    • Author(s)
      頼田祐二,土肥慶亮,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会機能集積情報システム研究会
    • Place of Presentation
      千葉県千葉市
    • Year and Date
      2011-03-07
    • Related Report
      2012 Final Research Report
  • [Presentation] HOG特徴とAdaBoostによる人検出処理のFPGAへの実装2011

    • Author(s)
      大戸和博,土肥慶亮,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会技術研究報告リコンフィギャラブルシステム研究会
    • Place of Presentation
      神奈川県横浜市
    • Year and Date
      2011-01-18
    • Related Report
      2012 Final Research Report
  • [Presentation] i, H. Amanao, Y. Shibata, K. Oguri: "A Datapath Classification Method for FPGA-based Scientific Application Accelerator Systems," Proc2010

    • Author(s)
      Y. Ogawa, T. Ooya, Y. Osana, M. Yoshimi, Y. Nishikawa, A. Funahashi, N. Hiroi, H. Amanao, Y. Shibata, K. Oguri
    • Organizer
      International Conference on Field Programmable Technology
    • Place of Presentation
      中国・北京
    • Year and Date
      2010-12-10
    • Related Report
      2012 Final Research Report
  • [Presentation] 可変ワード長をもつ再構成可能プロセッサによる有限体演算2010

    • Author(s)
      柴田裕一郎,原澤隆一,小栗 清
    • Organizer
      電子情報通信学会技術研究報告リコンフィギャラブルシステム研究会
    • Place of Presentation
      静岡県浜松市
    • Year and Date
      2010-09-16
    • Related Report
      2012 Final Research Report
  • [Presentation] 可変ワード長をもつ再構成可能プロセッサによる有限体演算2010

    • Author(s)
      柴田裕一郎
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      静岡大学(浜松市)
    • Year and Date
      2010-09-16
    • Related Report
      2010 Annual Research Report
  • [Presentation] 再構成可能プロセッサによる有限体演算と最適既約多項式に関する一考察2010

    • Author(s)
      柴田裕一郎,喜屋武優介,原澤隆一,小栗 清
    • Organizer
      電子情報通信学会機能集積情報システム研究会
    • Place of Presentation
      宮城県仙台市
    • Year and Date
      2010-06-11
    • Related Report
      2012 Final Research Report
  • [Presentation] 再構成可能プロセッサによる有限体演算と最適既約多項式に関する一考察2010

    • Author(s)
      柴田裕一郎
    • Organizer
      電子情報通信学会機能集積情報システム研究会
    • Place of Presentation
      東北大学(仙台市)
    • Year and Date
      2010-06-11
    • Related Report
      2010 Annual Research Report
  • [Presentation] FPGAを用いたDC-DCコンバータ向け高速比例ディジタルPID制御方式の実装2010

    • Author(s)
      浜脇一馬,前田雄輝,副島政人,柴田裕一郎,小栗 清,黒川不二雄
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      長崎県長崎市
    • Year and Date
      2010-05-13
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAにおける演算パイプライン共有化のためのデータパス分類法の提案2010

    • Author(s)
      小川ゆい,大屋智範,長名保範,吉見真聡,西川由理,船橋啓,広井賀子,天野英晴,柴田裕一郎,小栗清
    • Organizer
      電子情報通信学会リコンフィギャラブルシステム研究会
    • Place of Presentation
      長崎県長崎市
    • Year and Date
      2010-05-13
    • Related Report
      2012 Final Research Report
  • [Presentation] FPGAにおける細粒度動的部分再構成機構の実装とその電力評価

    • Author(s)
      上田晋寛
    • Organizer
      電子情報通信学会機能集積情報システム研究会
    • Place of Presentation
      関西大学(大阪府吹田市)
    • Related Report
      2012 Annual Research Report
  • [Book] FPGA-Based HPRC Systems for Scientific Applications2013

    • Author(s)
      T. Hamada and Y. Shibata
    • Publisher
      High-Performance Computing Using FPGAs
    • Related Report
      2012 Final Research Report
  • [Book] メモリ・レスの画像検出回路を実現する,ディジタル・デザイン・テクノロジ「FPGAによる高速化設計」,6章2012

    • Author(s)
      柴田裕一郎
    • Publisher
      CQ出版
    • Related Report
      2012 Final Research Report

URL: 

Published: 2010-08-23   Modified: 2019-07-29  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi