• Search Research Projects
  • Search Researchers
  • How to Use
  1. Back to project page

1999 Fiscal Year Annual Research Report

低ビットレート・マルチメディア伝送を行う機能素子LSIの開発

Research Project

Project/Area Number 10450136
Research InstitutionKyoto University

Principal Investigator

小野寺 秀俊  京都大学, 大学院・情報学研究科, 教授 (80160927)

Co-Investigator(Kenkyū-buntansha) 小林 和淑  京都大学, 大学院・情報学研究科, 助手 (70252476)
KeywordsFMPP / 機能メモリ / 並列処理 / 高速バス / 画像圧縮 / 低ビットレート / VLSI
Research Abstract

本年度は,昨年度明らかとなったアルゴリズムとアーキテクチャを用いて,マルチメディア信号処理用LSIの設計・製造,システムの構築を行った.
LSIの詳細設計とそのLSI化 昨年度得られたアーキテクチャレベルの記述から,さらに進んでRTL,トランジスタレベルの設計を行う.プロセッサアレイ部は,トランジスタレベルからの手設計を行い,規則性を重視し,集積度を高める.その他の部分は,設計の容易さを重視し,RTL記述からの論理合成により設計を行う.ただし,検討を行ったCADアルゴリズムを適用するために,随所でそのアルゴリズムを用いた最適化を行い,設計にフィードバックする.低消費電力化を第一の目的とし,LSIだけで50mW以下の消費電力を目指した.0.35μmプロセスによりLSIの試作を行ったが,シミュレーションでは70mWとなり,目標には届かなかったが,動作検証によりさらに低電圧で動作することがわかれば,50mW以下も達成可能である.
システムの構築 上記のLSIを実装したリアルタイムマルチメディア情報圧縮伸長システムの開発を行った.具体的には,FPGAベースのモジュールボードにFPGAのみの動画像圧縮システムを構築し,システムの検証を行った.

  • Research Products

    (2 results)

All Other

All Publications (2 results)

  • [Publications] K.Kobayashi: "A Real-Time Low-Rate Video Compression Algorithm Using Multi-Stage Hierachical Vector Quantization"IEICE Trans.on Fundemental. E82-A(2). 215-222 (1999)

  • [Publications] 小林和淑: "ベクトル並列信号処理プロセッサ (VP-DSP) における設計環境"信学技法. Vol.99 No.658. 23-30 (2000)

URL: 

Published: 2001-10-23   Modified: 2016-04-21  

Information User Guide FAQ News Terms of Use Attribution of KAKENHI

Powered by NII kakenhi