配分額 *注記 |
4,550千円 (直接経費: 3,500千円、間接経費: 1,050千円)
2010年度: 1,560千円 (直接経費: 1,200千円、間接経費: 360千円)
2009年度: 1,560千円 (直接経費: 1,200千円、間接経費: 360千円)
2008年度: 1,430千円 (直接経費: 1,100千円、間接経費: 330千円)
|
研究概要 |
本研究では,電子ビーム直描を用いて多品種少量生産システムLSIを低コストで設計・製造できる手法に関する研究を行った.具体的には,2~3層のビア工程を変更するだけで,任意のロジックを構成することが可能な,ビアプログラマブルASICアーキテクチャVPEXを考案し,標準的なASICとの性能・コストの比較を行った.この結果,性能指標である面積・遅延積(AD積)は,ASICの約2倍であり,数万個以下の生涯生産個数のLSIではASICより低コストであることが明らかになった.
|