研究課題
若手研究(B)
エラーに耐性のある量子回路設計を効率的に設計するために、以下のような手法の考案および評価を行った。(1)耐故障性量子計算におけるエラー訂正回数の削減手法、(2)多準位系を用いた量子回路設計、(3)効率的なLNN回路設計手法、(4)量子回路の効率的な等価性判定手法、(5)大規模な量子回路の効率的な設計手法、(6)量子ウォークの解析手法。
すべて 2011 2010 2009 2008 2007 その他
すべて 雑誌論文 (9件) (うち査読あり 8件) 学会発表 (30件) 備考 (1件)
Journal of Nanjing University of Posts and Telecommunications Vol.31, No.2
ページ: 85-94
Quantum Information and Computation vol.11, no.1&2
ページ: 142-166
Journal of Multiple-Valued Logic and Soft Computing Vol.17
ページ: 99-114
Quantum Information and Computation Vol.10, No.9&10
ページ: 721-734
電子情報通信学会会誌 Vol.93, No.9
ページ: 785-791
電子情報通信学会論文誌D Vol.J93-D, No.3
ページ: 253-264
Quantum Information and Computation Vol.9, No.5&6
ページ: 423-443
IEICE transactions on Information and Systems Vol.E92-D, No.2
ページ: 191-199
IEICE Trans.Fundamentals Vol.E91-A
ページ: 3793-3802
http://www.ngc.is.ritsumei.ac.jp/~ger/