• 研究課題をさがす
  • 研究者をさがす
  • KAKENの使い方
  1. 課題ページに戻る

2020 年度 実施状況報告書

データ管理情報アドオン型-4値パルス振幅変調(PAM4)回路の開発

研究課題

研究課題/領域番号 20K04469
研究機関滋賀県立大学

研究代表者

岸根 桂路  滋賀県立大学, 工学部, 教授 (20512776)

研究期間 (年度) 2020-04-01 – 2023-03-31
キーワード4値 パルス振幅変調 / 高速 / 集積 / 回路 / 光通信 / ネットワーク / 通信方式 / 微細デバイス
研究実績の概要

AI/IoT/クラウド技術の展開の下で,超高速通信システム伝送装置の高速・小型・低コスト化を目指し,極微細化されたデバイスの適用が進んでいる.データ通信拡大に伴う通信ノードへの入力チャネル数増大に対し,複数チャネル信号の高速一括伝送で対処可能であるが,伝送チャネル情報や信号監視情報等のデータ管理情報を,データフレーム構成を改変することなく同時に伝送し,その情報に基づき高速ルーティングや帯域制御することで高速通信システムのフレキシブル化・高信頼化の実現を目指す.本研究ではフレキシブルで高信頼な通信システムの実現にむけ, 4 値パルス振幅変調(PAM4)伝送方式において,データ管理情報を周波数変調技術によりデータフレーム信号に重畳(アドオン)・伝送する方式を提案している.R2年度は,提案方式を実現するために,
①180nm CMOSの構成されたトランスミッタ回路のFFE(Feed Forward Equalization)によるジッタ特性の評価と,
②レシーバ側のプリアンプ回路構成の高性能化の検討を実施した.
①に関しては,従来FFEにおいて,Equalizerによる補正信号を主信号に対して定まったタイミングで印加していたのに対し,最適な波形整形のための最適タイミングがあることを理論的に証明し,180nm CMOSによる試作ICにおいて,評価・検証を実施し,その効果を確認した.②に関しては,レシーバ側において,プリアンプの特性が受信性能に大きく影響を及ぼすことから,オフセット制御機能付きプリアンプを提案し,振幅一定にしてオフセットレベルを調整可能な回路構成を提案し,ポストレイアウトシミュレーションにより性能向上を確認した.

現在までの達成度 (区分)
現在までの達成度 (区分)

2: おおむね順調に進展している

理由

①提案システムにおいて,元の伝送信号に周波数変調を実施する.最終的には,PAM4受信回路において変調成分を取り出す際に,回路で発生するジッタが変調によるタイミング変動より小さいことが必要である.したがって,送受信部において,変調なしの動作では,低ジッタ動作である必要がある.送信部においては,印加タイミングを任意に調整できるFFEを開発し,ICの試作により低ジッタ化への効果を実証した.
②送信部と同様に,受信回路においても低ジッタ化が必要であり,受信回路内プリアンプのオフセットの調整を振幅を変化させずに実施可能な回路を提案し,ポストレイアウトシミュレーションによりアイ開口が1.17倍になることを確認し,低ジッタ化につながることを確認した.
③さらに,180nm CMOSによるPAM4送受信回路の試作を行い,受信部CDR回路の動作も確認できた.

今後の研究の推進方策

・180nm CMOSデバイスによる受信回路ICの評価・検証をすすめる.受信回路におけるPAM4信号からNRZ信号へ復号回路において,提案している最適オフセット電圧設定回路の動作特性を確認する.信号振幅を一定にすることにより,信号振幅劣化を防止し,オフセット電圧最適化によるアイ開口拡大の効果を見積もり,受信器設計の指針を得る.

・提案方式の高速動作特性を検証するために,65nm-CMOSによる50Gb/s動作 PAM4送受信回路を設計・試作を実施する.試作したPAM4回路の詳細評価を実施し,信号安定性の観点から動作特性を検証する.周波数変調を実施するにあたり,回路内で発生するジッタが特に問題になることが予想されることから,高速動作時の信号品質の劣化度合いを見積もり,変調度設計の指針を得る.

次年度使用額が生じた理由

【理由】R3年度において,提案回路の試作ICの詳細評価(受信回路)を進め,変調信号をICに入力し特性を評価する.また,提案システム回路の高速動作特性を検証するため,65nm CMOSプロセスで試作し,動作検証をすることが必要となった.
【使用計画】①. 設備備品費:65nmトラジスタデザインキット・モデルパラメータを基にしたPAM4送受信装置の開発を実施する(TSMC 65nm:240万円). ②. 学会参加費:国内会議でR3 年度の成果を発表する(1万円×2回).③. 学会参加費:国際会議でR3年度の成果を発表する(ISOCC 10万円×1回).④. 要素回路に関する評価結果と解析に関する論文投稿を行う(IEICE 8万円).

  • 研究成果

    (3件)

すべて 2021 2020

すべて 学会発表 (3件) (うち国際学会 2件)

  • [学会発表] 5-Gb/s PAM4 Transmitter IC Using Compensation Circuit in an 180nm CMOS2021

    • 著者名/発表者名
      Yudai Ichii, Toshiyuki Inoue, Akira Tsuchiya, Keiji Kishine
    • 学会等名
      International Conference on Electronics, Information, and Communication (ICEIC) 2021
    • 国際学会
  • [学会発表] オフセット制御機能付きプリアンプを用いたPAM4レシーバの出力性能向上に向けた検討2021

    • 著者名/発表者名
      宮部雅也,井上敏之,土谷 亮,岸根桂路
    • 学会等名
      電子情報通信学会 ソサイエティ大会 A-1-17
  • [学会発表] Processing Time Reduction for JPEG Compression Using Pixel Array Conversion2020

    • 著者名/発表者名
      Rei Yamazaki, Toshiyuki Inoue, Akira Tsuchiya, and Keiji Kishine
    • 学会等名
      The 17th International SoC Conference (ISOCC 2020)
    • 国際学会

URL: 

公開日: 2021-12-27  

サービス概要 検索マニュアル よくある質問 お知らせ 利用規程 科研費による研究の帰属

Powered by NII kakenhi