研究課題
若手研究(B)
高信頼なバックアップ回路を動的に実現することができる高信頼再構成可能アーキテクチャを開発した。さらに、バックアップ機構により対象デバイスがスタンバイ状態にある間、スキャンパスを用いて緩和パタンを入力することでNBTIによる経年劣化を低コストで緩和する手法を提案した。また、再構成可能デバイスにおいて、緩和効果の限界によってタイミング故障に至る前にそれを予測し、故障回路とスペア回路のペアを特定するパス遅延テスト手法を提案した。
すべて 2013 2012 2011 その他
すべて 雑誌論文 (8件) (うち査読あり 8件) 学会発表 (3件)
IEICE Electronics Express (ELEX)
巻: vol. 10, no. 5
DOI: 10.1587/elex.10.20130081
Proc. of Int'l Conference on ReConFigurable Computing and FPGAs (ReConFig)
DOI: 10.1109/ReConFig.2012.6416787
Proc. of Int'l Conference on Field Programmable Logic and Applications (FPL)
DOI: 10.1109/FPL.2012.6339220
IEICE Trans. on Fundamentals of Electronics, Communications and Computer Sciences
巻: vol.E94-A, no.12 ページ: 2545-2553
DOI: 10.1109/FPL.2011.108
Proc. of Int'l Workshop on Power And Timing Modeling, Optimization and Simulation (PATMOS)
ページ: 152-161
DOI: 10.1007/978-3-642-24154-3_16
ページ: 189-194
IEEE Trans. on VLSI Systems
巻: (in press)
IEICE Trans. on Information and Systems