2015 Fiscal Year Annual Research Report
1光子検出の感度および線形・高飽和性能を有するCMOS撮像素子の創出
Project/Area Number |
15H02245
|
Research Institution | Tohoku University |
Principal Investigator |
須川 成利 東北大学, 工学(系)研究科(研究院), 教授 (70321974)
|
Co-Investigator(Kenkyū-buntansha) |
黒田 理人 東北大学, 工学(系)研究科(研究院), 准教授 (40581294)
|
Project Period (FY) |
2015-04-01 – 2018-03-31
|
Keywords | 電子デバイス・機器 / センシングデバイス / 撮像素子 |
Outline of Annual Research Achievements |
(1) 横型オーバーフロー蓄積容量(LOFIC)を用いたCMOS撮像素子の画素内電荷電圧変換ゲインを極大化するデバイス構造・プロセス技術を開発した。具体的には、開発したテスト回路によって明らかにした、現状のフローティングディフュージョン容量(CFD)の構成因子の中で高い割合を占めるゲートオーバーラップ容量とPN接合容量を低減するため、ゲート電極エッチング直後のイオン注入工程の排除、N型拡散層直下のP型濃度の低減、N型拡散層形成用のイオン注入ドーズの低減を行った。その結果、設計・試作したCMOSイメージセンサにおいてCFDを0.66fFまで低減することに成功し、243μV/電子の電荷電圧変換ゲインを達成した。
(2) 撮像信号読出しに重畳するノイズを極小化し、入力換算ノイズを低減するための低ノイズ画素内ソースフォロワトランジスタと低ノイズ列回路を開発した。具体的には、これまでの研究で統計的に低ノイズ化に効果があることを明らかにした埋め込みチャネル構造の画素内ソースフォロワへの適用と、画素列毎に高・低ゲインアンプの導入を行った。高い電荷電圧変換ゲインで電圧に変換した高感度画素信号を高・低ゲインアンプを介して第1-1信号、第1-2信号として読み出し、低い電荷電圧変換ゲインで電圧に変換した高飽和画素信号をゲインアンプを介さない信号経路で第2信号として読み出し、3つの信号を合成することで1回の露光期間で100dBのダイナミックレンジにおいて線形応答を得る方式を開発した。設計・試作したCMOSイメージセンサ試作機において第1-1信号では、16倍のゲインアンプを用いることで、入力換算のノイズ電圧を100μVに低減し、(1)で明らかにした低CFD構造と合わせることで入力換算で0.46電子のノイズ特性を達成した。さらに、1光子検出を達成するためのさらなる低ノイズ化のための最適化指針を得た。
|
Current Status of Research Progress |
Current Status of Research Progress
1: Research has progressed more than it was originally planned.
Reason
当初は個別に取り組む計画であった画素内電荷電圧変換ゲインの極大化と列回路の低ノイズ化について、平成27年度内に上記2つ技術を組み合わせた効果を測定・評価できるCMOSイメージセンサの試作機を設計・試作し、最終的な性能指標である入力換算ノイズ電子数において性能を評価することのできるCMOSイメージセンサの基盤を前倒しして築いた。
|
Strategy for Future Research Activity |
平成27年度に達成した243μV/電子の電荷電圧変換ゲインと100μVの入力換算ノイズについて、それぞれフローティングディフュージョン部形成のプロセス・レイアウト条件の最適化、列毎に設けたゲインアンプの回路パラメータの最適化をすることで、250~300μV/電子の電荷電圧変換ゲインと50~60μVの入力換算ノイズを達成し、1光子検出に求められる入力換算ノイズ電子数である0.2個を達成すると共に、5万個以上の飽和電荷数を両立する。
|
Research Products
(33 results)
-
-
-
-
-
-
-
[Journal Article] Introduction of Atomically Flattening of Si Surface to Large-Scale Integration Process Employing Shallow Trench Isolation2016
Author(s)
Tetsuya Goto, Rihito Kuroda, Naoya Akagawa, Tomoyuki Suwa, Akinobu Teramoto, Xiang Li, Toshiki Obara, Daiki Kimoto, Shigetoshi Sugawa, Yutaka Kamata, Yuki Kumagai, and Katsuhiko Shibusawa
-
Journal Title
ECS Journal of Solid State Science and Technology
Volume: 5
Pages: P67-P72
DOI
Peer Reviewed / Acknowledgement Compliant
-
-
[Journal Article] Low Temperature Atomically Flattening of Si Surface of Shallow Trench Isolation Pattern2015
Author(s)
T. Goto, R. Kuroda, T. Suwa, A. Teramoto, N. Akagawa, D. Kimoto, S. Sugawa, T. Ohmi, Y. Kamata, Y. Kumagai, and K. Shibusawa
-
Journal Title
ECS Transactions
Volume: 66
Pages: 285-292
DOI
Peer Reviewed / Acknowledgement Compliant
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
[Presentation] Low Temperature Atomically Flattening of Si Surface of Shallow Trench Isolation Pattern2015
Author(s)
Tetsuya Goto, Rihito Kuroda, Tomoyuki Suwa, Akinobu Teramoto, Naoya Akagawa, Daiki Kimoto, Shigetoshi Sugawa, Tadahiro Ohmi, Yutaka Kamata, Yuki Kumagai and Katsuhiko Shibusawa
Organizer
227th Meeting of The Electrochemical Society
Place of Presentation
Chicago, USA
Year and Date
2015-05-24 – 2015-05-28
Int'l Joint Research
-
-
[Presentation] Effect of Process Temperature of Al2O3 Atomic Layer Deposition Using Accurate Process Gasses Supply System2015
Author(s)
Hisaya Sugita, Yasukasa Koda, Tomoyuki Suwa, Rihito Kuroda, Tetsuya Goto, Hidekazu Ishii, Satoru Yamashita, Akinobu Teramoto, Shigetoshi Sugawa, and Tadahiro Ohmi
Organizer
227th Meeting of The Electrochemical Society
Place of Presentation
Chicago, USA
Year and Date
2015-05-24 – 2015-05-28
Int'l Joint Research
-
-