2004 Fiscal Year Annual Research Report
Project/Area Number |
16300013
|
Research Category |
Grant-in-Aid for Scientific Research (B)
|
Research Institution | The University of Tokyo |
Principal Investigator |
坂井 修一 東京大学, 大学院・情報理工学系研究科, 教授 (50291290)
|
Keywords | マイクロプロセッサ / 省電力 / コンピュータアーキテクチャ / サイクルレベルシミュレータ / 投機処理 / コンパイラ / チップマルチプロセッサ / スレッド |
Research Abstract |
次世代省電力マイクロプロセッサの実現に向けて、次の成果を得た。 (1)ベースとなるマイクロプロセッサのサイクルレベルシミュレータを、チップマルチプロセッサ方式とクラスタ型スーパスカラ方式の2種類について作成し、基礎性能データを得た。 (2)キャッシュの一部をオフにすることで電力消費を抑制する技術について提案し、シミュレーション評価によってその有効性を検証した。 (3)投機的マルチスレッディングを行うアーキテクチャに関してコヒーレントキャッシュ方式を提案し、シミュレーション評価によってその有効性を検証した。 (4)クラスタプロセッサにおけるステアリング方式について新しい方式を提案し、シミュレーション評価によってその有効性を検証した。 (5)省電力バス方式を新たに提案し、評価してその有効性を示した(若手プレゼンテーション賞受賞)。 (6)メモリ依存予測を利用したフォワーディング局所化手法を提案、評価した。 さらに、省電力についてのコンパイラ支援、OS支援について検討を行い、基礎データを得た。これらについては、継続して平成17年度に新方式の提案・評価を行う
|
Research Products
(6 results)