2005 Fiscal Year Annual Research Report
Project/Area Number |
16300013
|
Research Institution | The University of Tokyo |
Principal Investigator |
坂井 修一 東京大学, 大学院・情報理工学系研究科, 教授 (50291290)
|
Co-Investigator(Kenkyū-buntansha) |
五島 正裕 東京大学, 大学院・情報理工学系研究科, 助教授 (90283639)
|
Keywords | マイクロプロセッサ / 省電力 / コンピュータアーキテクチャ / サイクルレベルシミュレータ / 投機処理 / コンパイラ / チップマルチプロセッサ / スレッド |
Research Abstract |
次世代省電力マイクロプロセッサの実現に向けて、次の成果を得た。 (1)ベースとなるマイクロプロセッサのサイクルレベルシミュレータを、チップマルチプロセッサ方式とクラスタ型スーパスカラ方式の2種類について詳細化し、評価した。 (2)チップマルチプロセッサにおける共有キャッシュ方式について提案し、シミュレーション評価によってその有効性を検証した。 (3)オブジェクト指向言語を想定した投機処理方式について提案し、シミュレーション評価によってその有効性を検証した。 (4)スーパスカラプロセッサにおける実行方式について新しくツインテール方式を提案し、シミュレーション評価によってその有効性を検証した。 (5)省電力バス方式の評価を進め、最適なバス構成を求める方法を示した。 (6)省電力のOS支援方式を新たに提案し、シミュレーション評価によってその有効性を示した。 (7)プロセッサにおいて命令流とデータ流を最適化する逆dualflow方式を提案し、初期評価を行った。 これら以外に、省電力と高性能化についてのアーキテクチャ・ソフトウェア手法について検討を行い、基礎データを得た。これらについては、継続して平成18年度に新方式の提案・評価を行う
|
Research Products
(6 results)