2018 Fiscal Year Final Research Report
Hardware Synthesis from OpenCL Programs
Project/Area Number |
15H02680
|
Research Category |
Grant-in-Aid for Scientific Research (B)
|
Allocation Type | Single-year Grants |
Section | 一般 |
Research Field |
Computer system
|
Research Institution | Ritsumeikan University |
Principal Investigator |
|
Co-Investigator(Kenkyū-buntansha) |
谷口 一徹 大阪大学, 情報科学研究科, 准教授 (40551453)
|
Research Collaborator |
Dutt Nikil
|
Project Period (FY) |
2015-04-01 – 2019-03-31
|
Keywords | LSI設計技術 / 並列処理 / 設計自動化 |
Outline of Final Research Achievements |
We have developed multi/manycore architectures which efficiently execute parallel applications written in OpenCL. The developed architectures are customizable for the given applications. We have implemented the architectures on FPGA boards and evaluated their performance by actually executing a set of applications on the FPGA boards. We have also developed techniques for mapping and scheduling parallel tasks on multi/manycore architectures.
|
Free Research Field |
組込みシステム
|
Academic Significance and Societal Importance of the Research Achievements |
近年、CPUコア単体の性能は頭打ちになっており、汎用計算機だけでなく組込みシステムにおいても、複数または多数のCPUコアを搭載したマルチコア/メニーコア・アーキテクチャが普及している。本研究の社会的な意義は、高性能で安価なマルチコア/メニーコア組込みシステムを短期間で設計することを可能とすることである。一方、学術的には、可変な並列度を持つタスクのスケジューリングに関して、理論的な基礎を確立した。
|